搜索结果
找到约 170 项符合
wi-fi 的查询结果
VIP专区 Android传感器、无线传输与媒体硬件功能开发视频教程全套
01.课程简介.mp4
9.1M2020-03-03 16:32
02.传感器:概述.mp4
85.1M2020-03-03 16:32
03.传感器:动作传感器.mp4
165.2M2020-03-03 16:32
04.传感器:位置传感器.mp4
41.2M2020-03-03 16:32
05.传感器:环境传感器.mp4
28.4M2020-03-03 16:32
06.NFC技术:概述.mp4
93.1M2020-03-03 16:32
07.NFC技术:Android中的NFC技术.mp ...
VxWorks wi-fi手机原代码
wi-fi手机原代码,Vxworks的,不需帐号就可自由下载此源码
电子管及音响 Hi-Fi/AV放大器维修图集
Hi-Fi/AV放大器维修图集
技术书籍 Hi-Fi-AV放大器维修图集-486页-5.8M.pdf
专辑类-电子管及音响相关专辑-43册-454M Hi-Fi-AV放大器维修图集-486页-5.8M.pdf
无线通信 Wi-Fi_GO_Remote_V1018_Android(华硕主板WIFI工具)
华硕主板WIFI工具,Wi-Fi_GO_Remote_V1018_Android。
嵌入式/单片机编程 机器人的实时控制。VxWork,Windows系统在机器人控制方面的应用。链接来自 http://www.automationit.hut.fi
机器人的实时控制。VxWork,Windows系统在机器人控制方面的应用。链接来自 http://www.automationit.hut.fi
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
其他 PL/0语言的文法规则 说明 (1)对原PL/0编译程序作了如下修改: 1’增加了输入文件ff和fi,输出文件fw2。 2’增加了保留字read和write
PL/0语言的文法规则 说明 (1)对原PL/0编译程序作了如下修改: 1’增加了输入文件ff和fi,输出文件fw2。 2’增加了保留字read和write,使保留字个数增至13。 3’关系运算符中的>=、<=和<>改为在过程getsym中说明。 4’在过程interpret中增加了读和写操作。 (2)预先建立PL/0语言源程序文件ff和其所需要的数据文件fi(文件名 ...
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF ...
数值算法/人工智能 给定n 个物品, 物品i重为wi 并且价值为 vi
给定n 个物品, 物品i重为wi 并且价值为 vi ,背包所能承载的最大容量为 W.
0-1 背包问题即是选择含有着最大总价值的物品的子集且它的容量 ≤W .
用动态规划实现