搜索结果

找到约 5,001 项符合 verilog hdl 的查询结果

按分类筛选

显示更多分类

VIP专区 VIP专区-嵌入式/单片机编程源码精选合集系列(23)

VIP专区-嵌入式/单片机编程源码精选合集系列(23)资源包含以下内容:1. c语言写的拼音输入法.2. 关于12232液晶驱动.3. 字符LCD显示程序.4. 按键动态扫描子程序.5. 24cxx读写子程序.6. 遥控时间定时小程序.7. 实参求值顺序的程序。.8. Sansung s3c44b0X source code.9. TSR工具实现源码.10. 一个信号发生器的程序。.11. AVR ...
https://www.eeworm.com/vipdownload/121.html
下载: 99
查看: 1657

技术资料 中兴Cadence内部培训教程

  本篇Cadence使用手册是一本基于Allegro SPB V15.2版本的Cadence软件的基础使用手册,包括原理图设计、PCB设计、高速仿真、约束管理器、自动布线五个方面的内容,是一个入门级的教材。  通过这本手册旨在让新进员工能掌握Cadence的基本使用方法,能独立进行原理图及PCB的设计,了解自动布线、约束管理器的 ...
https://www.eeworm.com/dl/841913.html
下载: 3
查看: 9944

VIP专区 VIP专区-嵌入式/单片机编程源码精选合集系列(89)

VIP专区-嵌入式/单片机编程源码精选合集系列(89)资源包含以下内容:1. 推箱子游戏的PROTEUS仿真,用12864液晶的.2. VB上位机程序控制DS1302时钟的proteus仿真文件及源文件。是一个很好的用vb对串口操作的示例.3. 勤研QT2410的核心板原理图.4. 基于LPC2200实验箱的数字示波器源代码.5. 基于LPC2200实验箱的中速采样源代码.6 ...
https://www.eeworm.com/vipdownload/187.html
下载: 90
查看: 7276

学术论文 FPGA内全数字延时锁相环的设计.rar

现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
https://www.eeworm.com/dl/514/9146.html
下载: 133
查看: 1185

学术论文 基于FPGA的软件无线电数字接收机的研究.rar

在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无线电数字接收平台的设计,并着重研究了其中数字中频处理单元的设 ...
https://www.eeworm.com/dl/514/9150.html
下载: 126
查看: 1164

学术论文 JPEG2000基于位平面扫描的上下文编码的研究和FPGA实现

JPEG2000是新一代的静态图像压缩标准,它相比JPEG有很多新的特性,如渐进传输和感兴趣区域编码等,因而它具有广阔的应用前景,特别是在数码相机、PDA等便携式设备中。 JPEG2000的核心主要包括小波变换和基于最优化截断点的嵌入式块编码(EBCOT)算法,其计算复杂度远远高于JPEG,完全采用软件方案实现将会占用大量的处理器时 ...
https://www.eeworm.com/dl/514/11783.html
下载: 151
查看: 1103

技术资料 基于ep3c10e144 FPGA +双核8位AD928设计的双通道示波器quartus8.0 ve

基于ep3c10e144 FPGA +双核8位AD928设计的双通道示波器quartus8.0 verilog 工程源码+ PDF硬件原理图,双通道示波器应用到FPGA主控与双核8位AD9288,AD9288是一款双核8位单芯片采样模数转换器(ADC),内置片内采样保持电路,专门针对低成本、低功耗、小尺寸和易用性进行了优化。AD9288采用100 MSPS转换速率工作,在整个工作 ...
https://www.eeworm.com/dl/828500.html
下载: 9
查看: 2035

技术资料 基于FPGA的软件无线电数字接收机的研究.rar

在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无线电数字接收平台的设计,并着重研究了其中数字中频处理单元的设 ...
https://www.eeworm.com/dl/887572.html
下载: 7
查看: 3899

技术资料 FPGA内全数字延时锁相环的设计.rar

现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
https://www.eeworm.com/dl/896528.html
下载: 5
查看: 7179

技术资料 JPEG2000基于位平面扫描的上下文编码的研究和FPGA实现

JPEG2000是新一代的静态图像压缩标准,它相比JPEG有很多新的特性,如渐进传输和感兴趣区域编码等,因而它具有广阔的应用前景,特别是在数码相机、PDA等便携式设备中。 JPEG2000的核心主要包括小波变换和基于最优化截断点的嵌入式块编码(EBCOT)算法,其计算复杂度远远高于JPEG,完全采用软件方案实现将会占用大量的处理器时 ...
https://www.eeworm.com/dl/911069.html
下载: 1
查看: 3663