搜索结果
找到约 2,879 项符合
uCOS-V 的查询结果
嵌入式综合 proteus下仿真ARM7+uCOS-II (LPC2131)
proteus下仿真ARM7+uCOS-II (LPC2131)
嵌入式综合 NXP LPC21xx系列ARM芯片在ucos下启动程序分解
在了解ARM在UCOS系统移植之前,请先了解本人编写的一片《周立功NXP LPC21xx22xx系列ARM芯片的启动程序分解》文件,在此基础上,需要熟悉以下几项内容:
ARM内核级LPC系列的芯片内部结构知识
了解ADS1.2编译软件,其中各种伪指令及与C语言接口资料
阅读UCOS2.52源码及结构,可参阅本人编写的《Ucos_II 2.52源码中文译注 ...
可编程逻辑 Arria V系列 FPGA芯片白皮书(英文)
Arria V系列 FPGA芯片基本描述
(1)28nm FPGA,在成本、功耗和性能上达到均衡;
(2)包括低功耗6G和10G串行收发器;
(3)总功耗比6G Arria II FPGA低40%;
(4)丰富的硬核IP模块,提高了集成度
(5)目前市场上支持10.3125Gbps收发器技术、功耗最低的中端FPGA。
...
可编程逻辑 Altera公司 Cyclone V 28nm FPGA功耗优势
Cyclone V FPGA功耗优势:采用低功耗28nm FPGA活的最低系统功耗(英文资料)
可编程逻辑 Cyclone V FPGA:采用低功耗28nm FPGA减少总系统成本
本文主要介绍Cyclone V FPGA的一个很明显的特性,也可以说是一个很大的优势,即:采用低功耗28nm FPGA减少总系统成本
可编程逻辑 基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现
本文是基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现(英文资料)
可编程逻辑 Stratix V FPGA 28 nm创新技术超越摩尔定律
本白皮书介绍 Stratix V FPGA 是怎样帮助用户提高带宽同时保持其成本和功耗预算不变。在工艺方法基础上,Altera 利用 FPGA 创新技术超越了摩尔定律,满足更大的带宽要求,以及成本和功耗预算。Altera Stratix ® V FPGA 通过 28-Gbps 高功效收发器突破了带宽限制,支持用户使用嵌入式 HardCopy ®模块将更多的 ...
可编程逻辑 Altera公司 Stratix V GX FPGA开发板电路图
本资料是关于Altera公司 Stratix V GX FPGA开发板电路图的资料。资料包括开发板原理图、PCB图。
测试测量 浅析HDMI CTS v.1.3和兼容测试中的常见问题
为了改进产品性能和兼容性,最新的HDMI compliance test specification (HDMI CTS) V.1.3增加了新的测试内容和定下了更严格的标准。大多数现在递交给HDMI授权测试中心(ATC) 的带有HDMI功能的电器都将按照HDMI CTS V.1.3 来测试。Analog Devices (ADI) 分别在美国的绿堡(Greensboro,NC), 东京, 台湾和北京设立了四家预测试 ...
接口技术 V-BY-ONE THCV219-220 参考设计
V-BY-ONE THCV219-220 参考设计