搜索结果
找到约 513 项符合
sdrAM 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (115)
- 学术论文 (75)
- 微处理器开发 (49)
- DSP编程 (43)
- 技术资料 (23)
- 嵌入式/单片机编程 (16)
- 单片机编程 (14)
- 教程资料 (14)
- 其他 (13)
- 可编程逻辑 (12)
- 其他嵌入式/单片机内容 (12)
- 系统设计方案 (11)
- 其他书籍 (10)
- VIP专区 (10)
- 单片机开发 (9)
- 嵌入式Linux (8)
- 文章/文档 (8)
- 软件设计/软件工程 (7)
- VHDL/Verilog/EDA源码 (6)
- 嵌入式综合 (6)
- Linux/Unix编程 (5)
- PCB相关 (3)
- 存储器技术 (3)
- 文件格式 (3)
- 操作系统开发 (3)
- 开发板开源 (2)
- 并行计算 (2)
- 驱动编程 (2)
- 通讯编程文档 (2)
- 汇编语言 (2)
- Windows CE (2)
- uCOS (2)
- 经验分享 (1)
- 电路图 (1)
- 开发工具 (1)
- 无线通信 (1)
- 开关电源 (1)
- 测试测量 (1)
- 电子书籍 (1)
- 并口编程 (1)
- 书籍源码 (1)
- 中间件编程 (1)
- 压缩解压 (1)
- USB编程 (1)
- VxWorks (1)
- 金融证券系统 (1)
- 通讯/手机编程 (1)
- 技术管理 (1)
- VC书籍 (1)
- FPGA (1)
- 手册 (1)
- 经验 (1)
- 源码 (1)
文章/文档 详细介绍了S3C44B0CPU的引脚情况 还有内部存储器包括SDRAM和NOR FLASH的连线
详细介绍了S3C44B0CPU的引脚情况
还有内部存储器包括SDRAM和NOR FLASH的连线
书籍源码 mt48lc4m32b2.v 是128M sdram 中典型设计。。可以借鉴。
mt48lc4m32b2.v 是128M sdram 中典型设计。。可以借鉴。
其他书籍 XAPP858 - 利用 Virtex-5 FPGA 实现的高性能 DDR2 SDRAM 接口数据采集 本应用指南描述了用于实现 667 Mbps(333 MHz)高性能 DDR2 SDRAM 接口的
XAPP858 - 利用 Virtex-5 FPGA 实现的高性能 DDR2 SDRAM 接口数据采集 本应用指南描述了用于实现 667 Mbps(333 MHz)高性能 DDR2 SDRAM 接口的控制器和数据采集的技巧。 本数据采集技巧使用了输入串行器/解串器(ISERDES)和输出串行器/解串器(OSERDES)的功能。 ...
VHDL/FPGA/Verilog verilog语言写的sdram控制器—命令响应模块代码
verilog语言写的sdram控制器—命令响应模块代码,经过测试,逻辑正确,可编译,可综合
文章/文档 SDRAM控制器的VHDL实现
SDRAM控制器的VHDL实现,pdf格式,有需要多的,联系我
DSP编程 测试DSP6400中SDRAM的程序。帮助大家了解DSP6400的存储器资源和调试CCS的过程.
测试DSP6400中SDRAM的程序。帮助大家了解DSP6400的存储器资源和调试CCS的过程.
VHDL/FPGA/Verilog Sdr SDRAM控制器参考设计,很好的
Sdr SDRAM控制器参考设计,很好的
微处理器开发 AT91RM9200 SDRAM初始化脚本文件
AT91RM9200 SDRAM初始化脚本文件,ADS1.2使用,SDRAM为三星K4S641632E,使用脚本后可以将代码直接通过JTAG下载到SDRAM中,在SDRAM中进行仿真调试,启动文件不要进行修改直接可以使用,同时打开CP15的指令缓存和数据缓存
系统设计方案 在at91sam7se系列中外扩sdram例子
在at91sam7se系列中外扩sdram例子
嵌入式/单片机编程 在用IAR开发AT91SAMSE系列中外扩sdram的源码。
在用IAR开发AT91SAMSE系列中外扩sdram的源码。