搜索结果

找到约 2,450 项符合 qUARTus-II 的查询结果

可编程逻辑 Xmodem协议中CRC算法的FPAG实现

基于解决Xmodem协议中CRC校验的目的,以经典的LFSR硬件电路为基础,采用了按字节并行运算CRC校验码,以及多字节CRC算法的方法。在Quartus II环境下,通过以VHDL语言仿真试验,得出Xmodem协议中CRC校验,以多字节循环并行CRC算法能够满足高速实时性要求的结论。 ...
https://www.eeworm.com/dl/kbcluoji/39917.html
下载: 83
查看: 1051

可编程逻辑 基于CycloneIII构成的RS编码系统

本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信 ...
https://www.eeworm.com/dl/kbcluoji/39990.html
下载: 34
查看: 1020

可编程逻辑 MagicSOPC例程编译异常及解决方法

1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用M ...
https://www.eeworm.com/dl/kbcluoji/40255.html
下载: 134
查看: 1045

仿真技术 Altera ModelSim 6.5仿真入门教程

    Altera ModelSim 6.5仿真入门教程,需要的可自行下载。   平台   软件:ModelSim-Altera 6.5e (Quartus II 10.0) Starter Edition   内容   1 设计流程   使用ModelSim仿真的基本流程为:         图1.1 使用 ModelSim仿真的基本流程   2 开始 ...
https://www.eeworm.com/dl/524/42507.html
下载: 108
查看: 1090

VHDL/FPGA/Verilog 高清电视HDTV信号发生器

高清电视HDTV信号发生器,576P逐行,VHDL语言,ALTERA的Quartus II开发平台
https://www.eeworm.com/dl/663/172201.html
下载: 35
查看: 1051

其他 这是我们做的一个作业 摸60计数器

这是我们做的一个作业 摸60计数器,用Quartus ii 做的 ,内容齐全 不可不看。
https://www.eeworm.com/dl/534/175256.html
下载: 172
查看: 1029

其他嵌入式/单片机内容 三八译码器的源代码

三八译码器的源代码,在quartus II 6.0中进行进行设计的,有vhdl源代码
https://www.eeworm.com/dl/687/193120.html
下载: 52
查看: 1117

其他嵌入式/单片机内容 在开发板上实现svga条形信号发生器的源代码

在开发板上实现svga条形信号发生器的源代码,是在quartus II 6.0的开发环境中运行的
https://www.eeworm.com/dl/687/193121.html
下载: 155
查看: 1043

VHDL/FPGA/Verilog 8位的加法器设计

8位的加法器设计,分4个工程完成的,用的是Quartus II软件。
https://www.eeworm.com/dl/663/213274.html
下载: 134
查看: 1087

VHDL/FPGA/Verilog VHDL实现了IIS接口程序

VHDL实现了IIS接口程序,在Quartus II 6.0上编译通过,在板子上可以读取IIS数据
https://www.eeworm.com/dl/663/221649.html
下载: 171
查看: 1047