搜索结果
找到约 179 项符合
niosII 的查询结果
按分类筛选
嵌入式综合 最详细的NIOSII教程
核心板配置
 核心板配置癿FPGA芯片是Cyclone II系列癿EP2C8Q208C,具有8256个LEs,36个M4K RAM blocks (4Kbits plus 512 parity bits),同时具有165,888bit癿RAM,支持18个Embedded multipliers和2个PLL,资源配备十分丰富。实验证明,返款芯片在嵌入NIOS II软核将黑釐开収板癿所有外讴全部跑起来,仅占全 ...
嵌入式综合 NIOSII用户定制指令
With the Altera Nios II embedded processor, you as the system designercan accelerate time-critical software algorithms by adding custominstructions to the Nios II processor instruction set. Using custominstructions, you can reduce a complex sequence of standard instructionsto a single instruction im ...
可编程逻辑 NIOSII那些事儿REV7.0
黑金官方教程
可编程逻辑 MagicSOPC例程编译异常及解决方法
1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用M ...
其他书籍 西北工业大学altera竞赛培训资料
西北工业大学altera竞赛培训资料,内容包括整个altera niosii 的软硬件开发流程和详细实例,是学习sopc不可多的好资料
嵌入式/单片机编程 ALTERA PWM電路 這是一個ALTERA的PWM電路
ALTERA PWM電路 這是一個ALTERA的PWM電路,可以整合到NIOSII IDE中,來完成一個PWM的系統。
VHDL/FPGA/Verilog 基于FPGA的VGA控制器设计。对外支持普通VGA接口
基于FPGA的VGA控制器设计。对外支持普通VGA接口,以600×480的分辨率和60Hz扫描率为例。对内支持NIOSII软核接口。
VHDL/FPGA/Verilog altera的ip核
altera的ip核,在sopcbuilder中添加后,在niosII IDE中可以用一条语句实现,音频解码的输出。