搜索结果

找到约 433 项符合 mAx-plusII 的查询结果

其他 数据结构(严慰敏)配套纯c代码实验十 typedef int InfoType // 定义其它数据项的类型 typedef int KeyType // 定义RedType类型的关键字为整型

数据结构(严慰敏)配套纯c代码实验十 typedef int InfoType // 定义其它数据项的类型 typedef int KeyType // 定义RedType类型的关键字为整型 struct RedType // 记录类型(同c10-1.h) { KeyType key // 关键字项 InfoType otherinfo // 其它数据项 } typedef char KeysType // 定义关键字类型为字符型 #include"c ...
https://www.eeworm.com/dl/534/266759.html
下载: 173
查看: 1539

书籍源码 c语言

c语言,Fortran语言的max文件创建,以及Jawa接口的应用实例
https://www.eeworm.com/dl/532/269450.html
下载: 119
查看: 1019

其他嵌入式/单片机内容 CAN总线资料

CAN总线资料, CAN.sch 是protel99se格式文件 CPLD目录是7032的CPLD工程,使用MAX+PULS10.0 test目录是程序工程目录,使用ADS1.2编译该工程,load到SDRAM调试
https://www.eeworm.com/dl/687/269548.html
下载: 167
查看: 1038

VHDL/FPGA/Verilog VHDL的课程设计

VHDL的课程设计,密码锁,去年我们课程设计我的程序,很好的程序,请验收。可以做VHDL课程设计用 去年我的开发环境是 max.pulls2
https://www.eeworm.com/dl/663/270072.html
下载: 54
查看: 1064

文章/文档 lpd6803是深圳英盛美半导体公司出品的一款高性能led驱动芯片

lpd6803是深圳英盛美半导体公司出品的一款高性能led驱动芯片,该芯片具有如下特点: 三路输出,恒流驱动:每路各有一个外挂电阻调整电流:Iout(max)=30mA, Vout(max)=12V。 兼容恒压模式,可直接替换ZQL9712等常规芯片。 直接PWM输出,无亮度损失,降低数据传输量,有效减少电磁干扰(EMI)。 支持32级灰度/256级灰度(内 ...
https://www.eeworm.com/dl/652/277374.html
下载: 29
查看: 1145

DSP编程 基于DSP平台实现turbo码Max_Log_MAP算法

基于DSP平台实现turbo码Max_Log_MAP算法,基于标准C 语言研究 了Turbo 码Max - Log - MAP 译码算法的软件编程与实现,为了提高程序的运行效率,结合TMS320C6000 系列DSP 芯片 的结构与特点采用循环展开、数据的存取优化设计、算法改进等措施进行了代码优化,给出了测试结果,非常值得一看 ...
https://www.eeworm.com/dl/516/278735.html
下载: 106
查看: 1035

单片机开发 ead file "YD.DOC". Who is the intended user Beginners in assembly and programmers. Features o

ead file "YD.DOC". Who is the intended user Beginners in assembly and programmers. Features of the program: Yilmaz Disassembler:is an interactive disassembler which lets the user be a part of the disassembling process,is flexible, the user can disassemble in different formats,has user friendly i ...
https://www.eeworm.com/dl/648/282130.html
下载: 56
查看: 1077

VHDL/FPGA/Verilog 本书系统地介绍了一种硬件描述语言

本书系统地介绍了一种硬件描述语言,即VHDL语言设计数字逻辑电路和数字系统的新方法。这是电子电路设计方法上一次革命性的变化,也是迈向21世纪的电子工程师所必须掌握的专门知识。本书共分12章,第l章---第8章主要介绍VHDL语言的基本知识和使用VHDL语言设计简单逻辑电路的基本方法;第9章和第10章分别以定时器和接口电路设 ...
https://www.eeworm.com/dl/663/288839.html
下载: 143
查看: 1035

VHDL/FPGA/Verilog 是EDA设计的数字钟的VHDL语言程序

是EDA设计的数字钟的VHDL语言程序,可用Max+Plus2进行编译,仿真并下载到芯片中。
https://www.eeworm.com/dl/663/290352.html
下载: 134
查看: 1089

matlab例程 %radon transform clear all % N=800 n=1:N fs=200 t=n/fs x1=exp(j*2*pi*(5*t+0.5*5*t.^2

%radon transform clear all % N=800 n=1:N fs=200 t=n/fs x1=exp(j*2*pi*(5*t+0.5*5*t.^2)) x2=exp(j*2*pi*(5*t+0.5*15*t.^2)) x=x1+x2 %N=length(x) % ambifunb(x ) %*****************************************RAT naf=ambifunb(x) htl(abs(naf)) % [wh,rho,theta]=htl(abs(naf)) colormap([0, ...
https://www.eeworm.com/dl/665/307766.html
下载: 135
查看: 1115