搜索结果
找到约 35,643 项符合
ip-i算法 的查询结果
可编程逻辑 7.4 基于IP CORE的BLOCK RAM设计修改稿
7.4 基于IP CORE的BLOCK RAM设计修改稿。
可编程逻辑 基于FPGA的跳频系统快速同步算法设计与实现
同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明 ...
可编程逻辑 算法设计到硬件逻辑的实现 - 实验练习与Verilog语法手册
算法设计到硬件逻辑的实现 - 实验练习与Verilog语法手册
可编程逻辑 JPEG2000数据压缩的FPGA实现
高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够 ...
可编程逻辑 通过FPGA提高工业应用灵活性的5种方法
可编程逻辑器件(PLD)是嵌入式工业设计的关键元器件。在工业设计中,PLD已经从提供简单的胶合逻辑发展到使用FPGA作为协处理器。该技术在通信、电机控制、I/O模块以及图像处理等应用中支持 I/O 扩展,替代基本的微控制器 (MCU) 或者数字信号处理器 (DSP)。
随着系统复杂度的提高,FPGA还能够集成整个芯片系 ...
可编程逻辑 基于FFT算法的FPGA实现报告
基于FFT算法的FPGA实现报告
可编程逻辑 定制简单LED的IP核的设计源代码
定制简单LED的IP核的设计源代码
可编程逻辑 自学ZedBoard:使用IP通过ARM PS访问FPGA(源代码)
这一节的目的是使用XPS为ARM PS 处理系统 添加额外的IP。从IP Catalog 标签添加GPIO,并与ZedBoard板子上的8个LED灯相连。当系统建立完后,产生bitstream,并对外设进行测试。本资料为源代码,原文设计过程详见:【 玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访问FPGA?】
硬件平台:Digilent ...
可编程逻辑 使用LabVIEW FPGA模块设计IP核
对于利用LabVIEW FPGA实现RIO目标平台上的定制硬件的工程师与开发人员,他们可以很容易地利用所推荐的组件设计构建适合其应用的、可复用且可扩展的代码模块。基于已经验证的设计进行代码模块开发,将使现有IP在未来应用中得到更好的复用,也可以使在不同开发人员和内部组织之间进行共享和交换的代码更好服用 ...
可编程逻辑 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;