搜索结果
找到约 1,574 项符合
hDl 的查询结果
按分类筛选
- 全部分类
- 技术资料 (609)
- VHDL/FPGA/Verilog (450)
- 学术论文 (91)
- 教程资料 (57)
- 可编程逻辑 (57)
- 其他书籍 (40)
- 其他 (19)
- 技术书籍 (19)
- 其他嵌入式/单片机内容 (17)
- 嵌入式/单片机编程 (16)
- 精品软件 (14)
- 系统设计方案 (13)
- 单片机开发 (11)
- ALTERA FPGA开发软件 (10)
- VIP专区 (9)
- 教程 (7)
- 单片机编程 (7)
- 电子书籍 (7)
- 教程资料 (7)
- 源码 (6)
- 软件设计/软件工程 (6)
- 软件工程 (5)
- 串口编程 (5)
- 中间件编程 (5)
- 书籍 (4)
- 书籍源码 (4)
- 技术教程 (4)
- 文件格式 (4)
- 汇编语言 (4)
- 文章/文档 (4)
- 微处理器开发 (4)
- VHDL/Verilog/EDA源码 (3)
- DSP编程 (3)
- 嵌入式综合 (3)
- *行业应用 (3)
- FPGA (2)
- 电子书籍 (2)
- PCB相关 (2)
- 加密解密 (2)
- EDA相关 (2)
- 开发工具 (2)
- 实用工具 (2)
- allegro (2)
- Mentor (2)
- Linux/Unix编程 (2)
- 家庭/个人应用 (2)
- 行业发展研究 (2)
- 并行计算 (2)
- 其他 (1)
- 行业应用文档 (1)
- 设计相关 (1)
- 驱动程序 (1)
- 其他文档 (1)
- 资料/手册 (1)
- 测试测量 (1)
- 通信网络 (1)
- 模拟电子 (1)
- 教程资料 (1)
- Genesis (1)
- 压缩解压 (1)
- Internet/网络编程 (1)
- 游戏 (1)
- 编译器/解释器 (1)
- 网络 (1)
- 数学计算 (1)
- 技术管理 (1)
- USB编程 (1)
- matlab例程 (1)
- VC书籍 (1)
技术资料 基于LVI的原一对偶神经网络FPGA设计
在实际应用中,很多问题可以归结为二次规划问题的求解。反馈神经网络是实时求解二次规划问题的一条非常有效的途径。反馈神经网络的实现包括软件实现和全硬件实现。由于FPGA器件工作速度快,一般可以达到几百兆赫兹,基于FPGA的反馈神经网络可以快速求解二次规划问题,因此本文研究基于FPGA的反馈神经网络的全硬件实现具有非 ...
教程资料 等精度频率测量原理
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等\r\n主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本 ...
技术资料 基于FPGA的DSP总线实时监控系统设计
·摘要:  针对目前市场上DSP处理器可视性下降的问题,设计了一种可以对DSP处理器总线进行实时监控,从而为DSP调试提供有效支持的监控系统;该系统采用远程控制的方法切换工作模式提高了监控系统的灵活性,设计了相应的安全机制进一步提高了监控系统中数据传输的可靠性;监控系统采用Verilog HDL语言实现,测试模型在FPGA上 ...
技术资料 FPGA例程之DS18B20
本资源提供了一套完整的FPGA与DS18B20数字温度传感器的接口例程,适用于需要精确测量环境温度的应用场景。通过这份详尽的代码示例,您可以快速掌握如何在FPGA项目中集成温度监测功能,非常适合初学者入门以及经验丰富的工程师参考使用。该例程不仅展示了硬件描述语言(HDL)编程技巧,还涵盖了从初始化到数据读取的全过程, ...
学术论文 基于FPGA的精简指令集计算机的研究与开发
大规模可编程逻辑器件CPLD和FPGA是当今应用最广泛的两类可编程专用集成电路(ASIC),电子设计工程师用它可以在办公室或实验室里设计出所需的专用集成电路,从而大大缩短了产品上市时间,降低了开发成本.此外,可编程逻辑器件还具有静态可重复编程和动态系统重构的特性,使得硬件的功能可以象软件一样通过编程来修改,这样就极大地 ...
技术资料 基于FPGA的精简指令集计算机的研究与开发
大规模可编程逻辑器件CPLD和FPGA是当今应用最广泛的两类可编程专用集成电路(ASIC),电子设计工程师用它可以在办公室或实验室里设计出所需的专用集成电路,从而大大缩短了产品上市时间,降低了开发成本.此外,可编程逻辑器件还具有静态可重复编程和动态系统重构的特性,使得硬件的功能可以象软件一样通过编程来修改,这样就极大地 ...
allegro Allegro(cadence)_EDA工具手册
系统组成.......................................................................................................................................................... 31.1 库 ................................................................................................................................. ...
教程资料 基于FPGA 的方向滤波器指纹图像增强算法实现
设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高 ...
可编程逻辑 Allegro(cadence)_EDA工具手册
系统组成.......................................................................................................................................................... 31.1 库 ................................................................................................................................. ...
可编程逻辑 基于FPGA 的方向滤波器指纹图像增强算法实现
设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高 ...