搜索结果

找到约 10,000 项符合 fpga uart 的查询结果

按分类筛选

显示更多分类

技术资料 基于FPGA的二维离散小波分解的实现

小波变换是图像处理领域的一种重要的处理方法,但是,小波变换过程中巨大的运算量却使得它在实时图像处理领域中的应用受到了限制。本文提出了一种基于FPGA实现的高速小波分解的方法,详细分析了各个模块
https://www.eeworm.com/dl/909396.html
下载: 10
查看: 6322

技术资料 DVB系统中RS编解码器的FPGA实现

该论文讨论如何采用一种串行无逆的Berlekamp-Massey(BM)算法,设计应用于DVB系统中的RS(204,188)信道编码/解码电路,并通过FPGA的验证.RS解码器的设计采用无逆BM算法,并利用串行方式来实现,不仅避免了求逆运算,而且只需用3个有限域乘法器就可以实现,大大的降低了硬件实现的复杂度,并且因为在硬件实现上,采用了3级流水线(pipe- ...
https://www.eeworm.com/dl/909881.html
下载: 6
查看: 3546

技术资料 基于FPGA和DSP的光纤信号实时处理系统

设计了一种基于FPGA 和DSP 的光纤信号实时处理系统,介绍了系统的硬件组成和工作原理。该系统采用FPGA 实现数据的高速采集和逻辑控制,用DSP 实现传感信号的全数字解调,分析了载波相位延迟对解调
https://www.eeworm.com/dl/910310.html
下载: 2
查看: 4285

技术资料 MIMOGMC无线传输系统信道估计算法研究及其FPGA实现

本文研究了广义多载波(MIMO-GMC)通信系统单载波子系统中的信道估计理论方法及其具体实现。 首先,为了设计低复杂度高性能的接收机,利用循环正交最优序列作为导频序列,并在其前面加入循环保护段,构造了一种双循环正交的时隙结构,这种结构带来两方面的优点:一方面,在消除码间干扰的同时,也消除了时隙中未知数据码元对 ...
https://www.eeworm.com/dl/910522.html
下载: 6
查看: 6392

技术资料 H264抗块效应滤波器及FPGA实现

H.264协议中将图像像素分割成互不重叠的小方块进行编码,在对图像解码重建的过程中会出现方块效应,严重影响了图像的主观效果,为了使图像更加清晰流畅,协议中引入抗块效应滤波器,它是一种自适应滤波器,可以根据方块的不同位置和性能做出不同强度和不同方式的滤波,明显提高图像的主观效果。 滤波按照宏块的排列顺序进 ...
https://www.eeworm.com/dl/910563.html
下载: 4
查看: 2995

技术资料 TTCM量化性能及其译码器的FPGA设计

Turb0网格编码调制技术(TFCM)在数字通信系统中引起人们浓厚的兴趣,因为这种将编码和调制结合在一起考虑的新技术不仅有高的差错纠正能力,而且还具有很高的带宽利用率。它的整体结构很像Turboo码,但是它利用网格编码调制(包括多维网格编码调制)作为分量码。尽管如此,编码器还是要作一些改动,译码器也因为采用网格编码调 ...
https://www.eeworm.com/dl/910816.html
下载: 7
查看: 9615

技术资料 基于FPGA三相电流型逆变器SVPWM控制研究

基于FPGA三相电流型逆变器SVPWM控制研究
https://www.eeworm.com/dl/910882.html
下载: 7
查看: 8819

技术资料 基于H.264的网络视频监控的FPGA实现研究

随着科学技术的发展与公共安全保障需求的提高,视频监控系统在工业生产、日常生活、警备与军事方面的应用越来越广泛。采用基于 FPGA 的SOPC技术、H.264压缩编码技术和网络传输控制技术实现网络视频监控系统,在稳定性、功能、成本与扩展性等方面都有着突出的优势,具有重要的学术意义与实用意义, 本课题所设计的网络视频 ...
https://www.eeworm.com/dl/910914.html
下载: 4
查看: 9531

技术资料 MIMOGMC系统中Turbo译码器的设计及FPGA实现

Turbo码是一类并行级联的系统卷积码,它是在综合级联码、最大后验概率(MAP)译码、软输入软输出及迭代译码等理论基础上的一种创新。Turbo码的基本原理是通过对编码器结构的巧妙设计,多个子码通过交织器隔离进行并行级联编码输出,增大了码距。译码器则以类似内燃机引擎废气反复利用的机理进行迭代译码以反复利用有效信息流 ...
https://www.eeworm.com/dl/911071.html
下载: 4
查看: 3338

技术资料 IEEE80216aRSCC编译码VLSI算法研究及FPGA实现

  本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧 ...
https://www.eeworm.com/dl/911080.html
下载: 1
查看: 5086