搜索:fpga uart

找到约 10,000 项符合「fpga uart」的查询结果

结果 10,000
按分类筛选
显示更多分类
https://www.eeworm.com/dl/kbcluoji/39964.html 可编程逻辑

基于FPGA的DDS IP核设计方案

以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统 ...
下载 185
·
查看 1133
https://www.eeworm.com/dl/kbcluoji/40021.html 可编程逻辑

基于FPGA实时电话计费器的设计

实时电话计费系统是企业、事业单位信息管理的一个重要组成部分。介绍了一种用FPGA器件实现电话计费系统的方法,并给出了设计框图和详细设计过程。设计采用Veriiog_HDL硬件语言。
下载 35
·
查看 1246
https://www.eeworm.com/dl/kbcluoji/40024.html 可编程逻辑

WP374 Xilinx FPGA的部分重配置

WP374 Xilinx FPGA的部分重配置
下载 88
·
查看 1102
https://www.eeworm.com/dl/kbcluoji/40071.html 可编程逻辑

WP401-FPGA设计的DO-254

The standard that governs the design of avioniccomponents and systems, DO-254, is one of the mostpoorly understood but widely applicable standardsin the avionic industry. While information on thegeneral aspects of the standard is easy to obtain, thedetails of exactly how to imp ...
下载 23
·
查看 1086
https://www.eeworm.com/dl/kbcluoji/40088.html 可编程逻辑

LMS自适应滤波器的FPGA实现

LMS自适应滤波器是一种广泛使用的数字信号处理算法,对其实现有多种方法.通过研究其特性的基础上,提出了在FPGA 中使用软处理的嵌入式实现方案,文中对实现方式的优缺点进行了分析,并给出了硬件实现中的有线字长效应进行了详细的分析. ...
下载 144
·
查看 1375
https://www.eeworm.com/dl/kbcluoji/40124.html 可编程逻辑

大规模FPGA设计中的多点综合技术

  本文介绍了在大规模FPGA设计中可以提高综合效率和效果的多点综合技术,本文适合大规模FPGA的设计者和Synplify pro的用户阅读。  
下载 134
·
查看 1069
https://www.eeworm.com/dl/kbcluoji/40130.html 可编程逻辑

PLD、FPGA优秀设计的十条戒律

PLD、FPGA优秀设计的十条戒律, 该文浅显易懂的介绍了一个优秀设计必须考虑的问题,给出了设计方法和建议。仔细阅读和消化本文,对提高PLD/FPGA设计水平大有裨益
下载 153
·
查看 1177
https://www.eeworm.com/dl/kbcluoji/40240.html 可编程逻辑

基于FPGA的光纤光栅解调系统的研究

 波长信号的解调是实现光纤光栅传感网络的关键,基于现有的光纤光栅传感器解调方法,提出一种基于FPGA的双匹配光纤光栅解调方法,此系统是一种高速率、高精度、低成本的解调系统,并且通过引入双匹配光栅有效地克服了双值问题同时扩大了检测范围。分析了光纤光栅的测温原理并给出了该方案软硬件设 ...
下载 24
·
查看 1074
https://www.eeworm.com/dl/kbcluoji/40249.html 可编程逻辑

北京理工大学FPGA讲义

  专用集成电路( ASIC )的出现   􀁻 ASIC的提出和发展说明集成电路进入了一个新阶段。   􀁻 通用的、标准的集成电路已不能完全适应电子系统的急剧变化和更新换代。各个电子系统厂家都希望生产出具有自己特色的合格产品,只有ASIC产品才能达到这种要求。这也就是自80年代中期以来 ...
下载 87
·
查看 1087
https://www.eeworm.com/dl/kbcluoji/40274.html 可编程逻辑

Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专 ...
下载 98
·
查看 1109