搜索结果
找到约 1,388 项符合
cPLD 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (264)
- 嵌入式/单片机编程 (185)
- 教程资料 (184)
- VIP专区 (91)
- 教程资料 (86)
- 单片机开发 (59)
- 学术论文 (55)
- 技术资料 (53)
- 可编程逻辑 (45)
- 单片机编程 (38)
- 系统设计方案 (29)
- 技术书籍 (28)
- 其他书籍 (25)
- 其他 (23)
- DSP编程 (23)
- 微处理器开发 (21)
- 软件设计/软件工程 (18)
- 其他嵌入式/单片机内容 (16)
- FPGA (13)
- 电子书籍 (10)
- 电子书籍 (9)
- 通讯编程文档 (8)
- 串口编程 (6)
- 电子技术 (6)
- 嵌入式Linux (5)
- 精品软件 (5)
- MAX+plusⅡ (4)
- ALTERA FPGA开发软件 (4)
- 中间件编程 (4)
- 接口技术 (4)
- VHDL/Verilog/EDA源码 (3)
- 嵌入式综合 (3)
- 文件格式 (3)
- 编译器/解释器 (3)
- 文章/文档 (3)
- USB编程 (3)
- EDA相关 (2)
- PCB相关 (2)
- 其他文档 (2)
- 模拟电子 (2)
- 电源技术 (2)
- 测试测量 (2)
- VC书籍 (2)
- 软件工程 (2)
- 汇编语言 (2)
- 设计相关 (2)
- PCB图/BOM单/原理图 (2)
- 技术教程 (2)
- 教程 (2)
- 集成开发环境源码 (1)
- 教材/考试/认证 (1)
- 资料/手册 (1)
- uCOS编程 (1)
- 经验分享 (1)
- *行业应用 (1)
- J2ME (1)
- 邮电通讯系统 (1)
- 并行计算 (1)
- 压缩解压 (1)
- 交通/航空行业 (1)
- VxWorks (1)
- 3G开发 (1)
- 数据结构 (1)
- Windows CE (1)
- 操作系统开发 (1)
- 单片机 (1)
- FPGA (1)
- Linux/uClinux/Unix编程 (1)
- 笔记 (1)
- 其他 (1)
- 论文 (1)
- 经验 (1)
DSP编程 针对多DSP 共享总线的通用信号处理板卡, 介绍了基于PCI9054 和CPCI 总线的接口设计, 分析了通用WDM总线驱动程序的开发。采用Verilog HDL 用CPLD 设计控制时序实现了DS
针对多DSP 共享总线的通用信号处理板卡, 介绍了基于PCI9054 和CPCI 总线的接口设计,
分析了通用WDM总线驱动程序的开发。采用Verilog HDL 用CPLD 设计控制时序实现了DSP 和
CPCI 总线桥接器PCI9054 之间的普通传输和高速DMA 传输。驱动程序采用DriverWorks 和Windows
驱动开发包DDK 进行开发, 具有很好的通用性和可移植性。 ...
VxWorks VxWorks下PC104-CAN驱动程序设计,系统的基本功能是通过CPLD 来实现PC/104 总线SPI 总线的数据交换
VxWorks下PC104-CAN驱动程序设计,系统的基本功能是通过CPLD 来实现PC/104 总线SPI 总线的数据交换
VHDL/FPGA/Verilog 通用FPGA CPLD下载电缆的XC9536XL编译程序
通用FPGA CPLD下载电缆的XC9536XL编译程序
其他嵌入式/单片机内容 LATTICE公司的CPLD/FPGA的ISP下载电缆PCB设计图。
LATTICE公司的CPLD/FPGA的ISP下载电缆PCB设计图。
单片机开发 SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC
SX-CPLD/FPGA 数字逻辑电路设计实验仪
SX-CPLD/FPGA 数字逻辑电路设计实验仪
产品介绍
1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。
2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。
3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
VHDL/FPGA/Verilog atmel公司arm926 开发办cpld源代码vhdl写的
atmel公司arm926 开发办cpld源代码vhdl写的,
供大家参考
嵌入式/单片机编程 quartus2编译环境 最新的cpld开发环境
quartus2编译环境
最新的cpld开发环境
VHDL/FPGA/Verilog VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
嵌入式/单片机编程 本课程设计主要解决用CPLD芯片编程
本课程设计主要解决用CPLD芯片编程,实现基本模型机中的CPU功能。为方便地址显示灯观测,地址寄存器仍用试验装置上的电路单元,微程序控制器也用实验板上的单元电路提供,CPU的其余各个模块全部写入CPLD中。
其他嵌入式/单片机内容 用最少的CPLD资源,用Verilog在QuartusII7.1上实现的1280分频.
用最少的CPLD资源,用Verilog在QuartusII7.1上实现的1280分频.