搜索结果
找到约 103 项符合
bch 的查询结果
按分类筛选
- 全部分类
- 通讯/手机编程 (22)
- matlab例程 (14)
- 学术论文 (6)
- 其他书籍 (5)
- 书籍源码 (4)
- 其他 (4)
- 数学计算 (3)
- DSP编程 (3)
- 汇编语言 (3)
- 文件格式 (3)
- 源码 (3)
- 技术资料 (3)
- 单片机开发 (2)
- 软件设计/软件工程 (2)
- 邮电通讯系统 (2)
- VHDL/FPGA/Verilog (2)
- 行业发展研究 (2)
- CA认证 (2)
- 电源技术 (1)
- 单片机编程 (1)
- 教程资料 (1)
- 可编程逻辑 (1)
- 其他嵌入式/单片机内容 (1)
- 语音压缩 (1)
- 软件工程 (1)
- 医药行业 (1)
- 通讯编程文档 (1)
- Modem编程 (1)
- 加密解密 (1)
- 其他行业 (1)
- Linux/Unix编程 (1)
- 编辑器/阅读器 (1)
- 文章/文档 (1)
- 存储器技术 (1)
- 无线通信 (1)
- 软件 (1)
技术资料 FPGA_ASIC-NiosSoC系统中的BCH编解码IP核的设计
该文档为FPGA_ASIC-NiosSoC系统中的BCH编解码IP核的设计讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
学术论文 基于FPGA的RS255,223编解码器的高速并行实现.rar
随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能 ...
学术论文 DVBSS2调制器的设计及其FPGA实现.rar
数字高清电视是当前世界上最先进的图像压缩编码技术和数字传输技术的结合,是高技术竞争的焦点之一。其中,信道处理系统及其相关芯片更是集中了数字信号处理、前向纠错编解码等数字电视传输的核心技术,成为设计和开发整个数字电视系统的关键技术之一。本文以卫星数字电视的信道处理系统为对象,结合国际通行的DVB-S/S2标准 ...
学术论文 数字电视传输系统中LDPC码编码器的研究与FPGA实现.rar
自香农先生于1948年开创信息论以来,经过将近60年的发展,信道编码技术已经成为通信领域的一个重要分支,各种编码技术层出不穷。目前广泛研究的低密度奇偶校验(LDCP)码是由R.G.Gallager先生提出的一种具有逼近香农限性能的优秀纠错码,并已在数字电视、无线通信、磁盘存储等领域得到大量应用。 目前数字电视已经成为最热门 ...
学术论文 可重构FPGA通讯纠错进化电路及其实现
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬 ...
学术论文 基于FPGA的RS码编译码器的设计与实现
研制发射微小卫星,是我国利用空间技术服务经济建设、造福人类的重要途径。现代微小卫星在短短20年里能取得长足的发展,主要取决于微小卫星自身的一系列特点:重量轻,体积小,成本低,性能高,安全可靠,发射方便、快捷灵活等。在卫星通信系统中,由于传输信道的多径和各种噪声的影响,信号在接收端会引起差错,通过信道编 ...
学术论文 新型并行Turbo编译码器的FPGA实现
可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等人于1993年提出的Turbo码以其优异的纠错性能成为通信界的一个里程碑。 然而,Turbo码迭代译码复杂度大,导致其译码延时 ...
电源技术 主变压器差动保护误动作的处理
对差动保护进行相关检查、试验如下: 1、检查BCH-2型差动继电器与定值单相符,对差动继电器进行检查、检验合格。 2、检查差动保护二次回路接线正确,二次回路绝缘符合规程要求。 3、35kV开关为DW2-35型,检查油箱内电流互感器为差动保护专用LRD型,变比为75/5,核对变比、极性正确;6kV电流互感器为LAJ-10 300/5,差动接在D ...
单片机编程 单片机应用技术选编11
单片机应用技术选编(11) 目录
 
第一章 专题论述
1.1 3种嵌入式操作系统的分析与比较(2)
1.2 KEIL RTX51 TINY内核的分析与应用(8)
1.3 中间件技术及其发展展望(13)
1.4 嵌入式实时操作系统μC/OSⅡ的移植探讨(19)
1.5 μC/OSⅡ的移植及其应用系统开发(23)
1.6 片上系统的总线结构发展现状及前景(27)
1.7 SoC&mdas ...
教程资料 基于CycloneIII构成的RS编码系统
本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信 ...