搜索结果
找到约 4,888 项符合
Vhdl 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (3053)
- 其他 (197)
- 学术论文 (187)
- 教程资料 (163)
- 其他书籍 (122)
- 嵌入式/单片机编程 (90)
- 可编程逻辑 (82)
- 系统设计方案 (71)
- 单片机开发 (63)
- 书籍源码 (55)
- 软件设计/软件工程 (50)
- 教程资料 (47)
- 电子书籍 (47)
- 技术资料 (45)
- 文章/文档 (31)
- 并行计算 (30)
- 技术书籍 (28)
- VIP专区 (27)
- 汇编语言 (26)
- VHDL/Verilog/EDA源码 (26)
- 通讯/手机编程 (23)
- 文件格式 (21)
- DSP编程 (20)
- 中间件编程 (20)
- 通讯编程文档 (19)
- 其他嵌入式/单片机内容 (19)
- 编译器/解释器 (17)
- 微处理器开发 (16)
- 源码 (15)
- 加密解密 (13)
- 压缩解压 (13)
- 精品软件 (13)
- 软件工程 (10)
- Linux/Unix编程 (10)
- 单片机编程 (9)
- 数学计算 (9)
- 邮电通讯系统 (9)
- matlab例程 (9)
- 串口编程 (9)
- 技术教程 (8)
- USB编程 (8)
- FPGA (7)
- 电子书籍 (7)
- 书籍 (7)
- 数据结构 (6)
- 开发工具 (5)
- EDA相关 (5)
- 编辑器/阅读器 (5)
- *行业应用 (5)
- ALTERA FPGA开发软件 (4)
- allegro (4)
- 模拟电子 (4)
- 驱动编程 (4)
- 交通/航空行业 (4)
- 其他行业 (4)
- 操作系统开发 (4)
- 教育系统应用 (4)
- 接口技术 (4)
- 设计相关 (4)
- 行业应用文档 (3)
- 实用工具 (3)
- C/C++语言编程 (3)
- 并口编程 (3)
- MacOS编程 (3)
- 其他文档 (3)
- 教程 (3)
- 单片机相关 (2)
- 教材/考试/认证 (2)
- 嵌入式综合 (2)
- 仿真技术 (2)
- 行业发展研究 (2)
- 技术管理 (2)
- VC书籍 (2)
- FPGA (2)
- 论文 (2)
- MAX+plusⅡ (1)
- 集成开发环境源码 (1)
- uCOS编程 (1)
- 集成开发环境 (1)
- 教程资料 (1)
- PCB相关 (1)
- 通信网络 (1)
- 工控技术 (1)
- 测试测量 (1)
- 百货/超市行业 (1)
- J2ME (1)
- Internet/网络编程 (1)
- 人工智能/神经网络 (1)
- 多国语言处理 (1)
- Modem编程 (1)
- Jsp/Servlet (1)
- Delphi控件源码 (1)
- GPS编程 (1)
- Java书籍 (1)
- CA认证 (1)
- Windows CE (1)
- 3G开发 (1)
- 资料/手册 (1)
- 存储器技术 (1)
- Linux/uClinux/Unix编程 (1)
学术论文 应用VHDL基于FPGA设计FIR滤波器
伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实 ...
教材/考试/认证 VHDL实用教程[完整版]_潘松_PDF高清
VHDL实用教程[完整版]_潘松_PDF高清
VHDL/Verilog/EDA源码 用VHDL编写的实现二、三、四分频
在Quartus II 9.0环境下编写的VHDL代码,实现二分频、三分频、四分频功能。
学术论文 EDA课程设计报告(交通信号控制器的VHDL的设计)
EDA课程设计报告(交通信号控制器的VHDL的设计),vhdl语言!!1
学术论文 基于FPGA的MCS51核的VHDL语言
本文以研究嵌入式微处理器为主,自主地设计了能够运行MCS-51系列单片机指令的MCU系统。系统采用了VHDL 语言与原理框图的综合设计方法,并且在Altera公司的FPGA上通过验证。论文深入地研究了微处理器的指令系统和数据地址通路,采用VHDL 语言完成了取指单元,指令译码器单元,存储器单元和逻辑运算单元的电路模块的设计与实 ...
其他 FFT的VHDL源代码下载
给用户提供了FFT的VHDL源代码下载,可供用户来参考学习
行业应用文档 基于VHDL语言的卷积码编解码器的设计
本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计(2,1,6)卷积码编解码器的方法。