搜索结果
找到约 6,273 项符合
VHDL 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (3085)
- 技术资料 (1382)
- 其他 (200)
- 学术论文 (187)
- 教程资料 (166)
- 其他书籍 (122)
- 嵌入式/单片机编程 (91)
- 可编程逻辑 (86)
- 系统设计方案 (71)
- 单片机开发 (63)
- 书籍源码 (55)
- 软件设计/软件工程 (52)
- 电子书籍 (48)
- 教程资料 (47)
- 文章/文档 (31)
- 并行计算 (30)
- 技术书籍 (28)
- VIP专区 (27)
- VHDL/Verilog/EDA源码 (26)
- 汇编语言 (26)
- 通讯/手机编程 (23)
- 文件格式 (21)
- 中间件编程 (21)
- DSP编程 (20)
- 通讯编程文档 (19)
- 其他嵌入式/单片机内容 (19)
- 编译器/解释器 (17)
- 微处理器开发 (16)
- 源码 (15)
- 加密解密 (13)
- 压缩解压 (13)
- 精品软件 (13)
- 软件工程 (10)
- Linux/Unix编程 (10)
- 单片机编程 (9)
- 串口编程 (9)
- 数学计算 (9)
- matlab例程 (9)
- 邮电通讯系统 (9)
- 技术教程 (8)
- USB编程 (8)
- 书籍 (7)
- FPGA (7)
- 电子书籍 (7)
- 数据结构 (6)
- EDA相关 (5)
- 开发工具 (5)
- 编辑器/阅读器 (5)
- *行业应用 (5)
- 接口技术 (4)
- 设计相关 (4)
- 操作系统开发 (4)
- ALTERA FPGA开发软件 (4)
- 模拟电子 (4)
- allegro (4)
- 驱动编程 (4)
- 教育系统应用 (4)
- 其他行业 (4)
- 交通/航空行业 (4)
- 教程 (3)
- C/C++语言编程 (3)
- 行业应用文档 (3)
- 其他文档 (3)
- 实用工具 (3)
- 并口编程 (3)
- MacOS编程 (3)
- 论文 (2)
- 仿真技术 (2)
- 教材/考试/认证 (2)
- 单片机相关 (2)
- 嵌入式综合 (2)
- FPGA (2)
- 技术管理 (2)
- VC书籍 (2)
- 行业发展研究 (2)
- 软件 (1)
- 电路图 (1)
- 笔记 (1)
- 应用设计 (1)
- 开发板 (1)
- 其他 (1)
- MAX+plusⅡ (1)
- PCB相关 (1)
- uCOS编程 (1)
- 无线通信 (1)
- Linux/uClinux/Unix编程 (1)
- 存储器技术 (1)
- 集成开发环境源码 (1)
- 资料/手册 (1)
- 测试测量 (1)
- 集成开发环境 (1)
- 通信网络 (1)
- 工控技术 (1)
- 教程资料 (1)
- Internet/网络编程 (1)
- Modem编程 (1)
- 多国语言处理 (1)
- CA认证 (1)
- 其他数据库 (1)
- 人工智能/神经网络 (1)
技术资料 基于LVI的原一对偶神经网络FPGA设计
在实际应用中,很多问题可以归结为二次规划问题的求解。反馈神经网络是实时求解二次规划问题的一条非常有效的途径。反馈神经网络的实现包括软件实现和全硬件实现。由于FPGA器件工作速度快,一般可以达到几百兆赫兹,基于FPGA的反馈神经网络可以快速求解二次规划问题,因此本文研究基于FPGA的反馈神经网络的全硬件实现具有非 ...
技术书籍 VerilogHDL数字设计与综合夏宇闻译(第二版)
Verilog HDL是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是目前世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gatewa ...
教程资料 基于FPGA 的出租车计价器系统设计
摘要: 本文介绍了基于FPGA 的出租车计价器系统的功能、设计思想和实现, 该设计采用模块化自上而下的层次化设计,顶\r\n层设计有5 个模块,各模块中子模块采用VHDL 或图形法设计。在Max+plusⅡ下实现编译、仿真等,最后成功下载到FPGA 芯\r\n片中。完成了可预置自动计费、自动计程、计时、空车显示等多功能计价器。由于FPGA 具 ...
教程资料 JTAG CPLD实现源代码
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。\r\n以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是5 ...
教程资料 用FPGA实现RS485通信接口芯片
在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片 ...
可编程逻辑 基于可编程逻辑器件的秒表设计
1/100S计时器常用于比赛中及各种要求较精确的各领域,如果是中小规模集成电路也可以实现这个功能的,但是这个系统的体积较大可操作性差,所以这次使用VHDL语言和硬件相结合制作一个计时器。这样的体积的可以大大缩小的,并且也是可以保证基本功能的前提下可以附加一些额外的功能的,比如系统的复位和指示。
...
可编程逻辑 用FPGA实现RS485通信接口芯片
在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片 ...
微处理器开发 JTAG CPLD实现源代码
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。
以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒 ...
操作系统开发 有版权争议的内容和木马病毒代码 开发环境: 请选择 Visual C++ Visual Basic DOS Unix_Linux C++ Builder Java Windows_Unix
有版权争议的内容和木马病毒代码
开发环境: 请选择 Visual C++ Visual Basic DOS Unix_Linux C++ Builder Java Windows_Unix Delphi C-C++ PHP-PERL PHP Perl Python HTML Asm Pascal Borland C++ 其他 多平台 C++ VFP SQL PDF TEXT WORD VBScript JavaScript ASP CSharp CHM FlashMX matlab PowerBuilder PPT LabView ...
技术资料 基于FPGA多通道同步数据采集系统设计
基于FPGA多通道同步数据采集系统设计讲解文档,结合敷据采集在往复武压缩机在线监洲系统中的应用,设计了.!|FPCA({t场可缡程门阵列)为棱心曲逻辑控制模块的
多通道敦据采集系统。整个采集系统可实现16路最大工作簧率为100kHz的模拟信号的采集。设计中采用了自项向下的方
法,将FPGA依据逻辑功能划分为几十模块.详知论速了 ...