搜索结果
找到约 1,507 项符合
VGA时序 的查询结果
按分类筛选
技术资料 猫叔的FPGA时序约束教程
猫叔的FPGA时序约束教程
技术资料 旋变解码芯片AD2S1205实例程序,包括芯片上电初始化时序、初始配置、不同工作模式选择等
旋变解码芯片AD2S1205实例程序,包括芯片上电初始化时序、初始配置、不同工作模式选择等
技术资料 DP转HDMI/VGA转换器AG6320最新规格书,2020年1月
DP转HDMI/VGA转换器AG6320最新规格书,2020年1月   ALGOLTEK AG6320是一款实现显示端DP口转HDMI/VGA数据转换器。AG6320是一款单芯片解决方案,通过DP端口连接器传输视频和音频流,其DP1.2支持可配置的1、2和4通道,分别为1.62Gbps、2.7Gbps和5.4Gbps输入,HDMI支持高达4K2K@30Hz的输出。另外,RGB triple-DAC支持 ...
技术资料 RX8025T官网手册中引脚、电路图、时序存在的问题
RX8025 手册好像不太严谨,有问题如下:一.《RX-8025T 使用说明》的第2 页的引脚(图1)与《RX8025T 规格书》的引脚(图2)中的第12 脚功能不一。图1图2二. 《RX-8025T 使用说明》中的电路图有问题电路图中的R2 R3 应该接+5V 。三.《RX-8025T 使用说明》中的时序图没有写明时间时序图中没说明Tlow 和Thigh 等等的时间。四. ...
技术资料 SPI时序图详解
SPI总线协议及SPI时序图详解SP1是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPI是一种高速的、全双工、同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SP1是 ...
技术资料 基于FPGA的线阵CCD驱动时序及模拟信号处理的设计
1引言电荷耦合器CCD具有尺寸小、精度高、功耗低、寿命长、测量精度高等优点,在图像传感和非接触测量领域得到了广泛应用。由于CCD芯片的转换效率、信噪比等光电特性只有在合适的时序驱动下才能达到器件工艺设计所要求的最佳值,以及稳定的输出信号,因此驱动时序的设计是应用的关键问题之一。通用CCD驱动设计有4种实现方式 ...
技术资料 SPI总线协议及SPI时序图详解含实例
SPI总线协议及SPI时序图详解SPI,是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPl,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SP ...
技术资料 通向FPGA之路-七天玩转Altera之时序篇
网上关于Altera的教程很多,可谓浩如烟海。大体来说有两类:一是,step by step的指导如何操作Quartus软件,这类方法的优点是上手快,但却有知其然不知其所以然之惑;二是,从一个很高的起点分析一些具体问题,优点是有深度,但也把大部分初学者拒之门外,不知路在何方。本系列教程的宗旨是在力求全面介绍Altera及其Quartus ...
技术书籍 电子技术基础-数字部分-(第四版)526页-华中理工-康华光.pdf
《电子技术基础(数字部分)》是根据国家教育部最新制定的《高职、高专教育数字电子技术基础课程教学基本要求》,结合多年教学改革与实践的基础进行编写的。《电子技术基础(数字部分)》着重物理概念和基本原理的阐述,避免繁琐的理论推导。在文字上,力求通俗易懂,便于自学。在内容上删减了陈旧的、冗余的内容,减少内部电路 ...
其他文档 串口RS232通信程序(Verilog).rar
串口RS232通信程序.包括串行通信时序,RS232发送接收模块,调用串口发送接收模块等内容