搜索结果
找到约 3,889 项符合
V-I 的查询结果
可编程逻辑 Altera公司 Cyclone V 28nm FPGA功耗优势
Cyclone V FPGA功耗优势:采用低功耗28nm FPGA活的最低系统功耗(英文资料)
可编程逻辑 Cyclone V FPGA:采用低功耗28nm FPGA减少总系统成本
本文主要介绍Cyclone V FPGA的一个很明显的特性,也可以说是一个很大的优势,即:采用低功耗28nm FPGA减少总系统成本
可编程逻辑 基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现
本文是基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现(英文资料)
可编程逻辑 Stratix V FPGA 28 nm创新技术超越摩尔定律
本白皮书介绍 Stratix V FPGA 是怎样帮助用户提高带宽同时保持其成本和功耗预算不变。在工艺方法基础上,Altera 利用 FPGA 创新技术超越了摩尔定律,满足更大的带宽要求,以及成本和功耗预算。Altera Stratix ® V FPGA 通过 28-Gbps 高功效收发器突破了带宽限制,支持用户使用嵌入式 HardCopy ®模块将更多的 ...
可编程逻辑 Altera公司 Stratix V GX FPGA开发板电路图
本资料是关于Altera公司 Stratix V GX FPGA开发板电路图的资料。资料包括开发板原理图、PCB图。
可编程逻辑 XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接
XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接 
The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and ...
可编程逻辑 抑制△I噪声的PCB设计方法
抑制△I 噪声一般需要从多方面着手, 但通过PCB 设计抑制△I 噪声是有效的措施之一。如何通过PCB 设计抑制△I 噪声是一个亟待深入研究的问题。在对△I 噪声的产生、特点、主要危害等研究的基础上, 讨论了辐射干扰机理, 重点结合PCB 和EMC 研究的新进展, 研究了抑制△I 噪声的PCB 设计方法。对通过PCB 设计抑制△I 噪声的研 ...
可编程逻辑 采用高速串行收发器Rocket I/O实现数据率为2.5 G
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议
为促使FPG ...
可编程逻辑 差分阻抗
当你认为你已经掌握了PCB 走线的特征阻抗Z0,紧接着一份数据手册告诉你去设计一个特定的差分阻抗。令事情变得更困难的是,它说:“……因为两根走线之间的耦合可以降低有效阻抗,使用50Ω的设计规则来得到一个大约80Ω的差分阻抗!”这的确让人感到困惑!这篇文章向你展示什么是差分阻抗。除此之外,还讨论了为什么是这样, ...
测试测量 Labview:字符串和文件I/O
Labview:字符串和文件I/O