搜索结果

找到约 1,995 项符合 TPC-H 的查询结果

单片机编程 实验指导书 (TPC-H实验台C语言版)

《现代微机原理与接口技术》实验指导书 TPC-H实验台C语言版 1.实验台结构1)I / O 地址译码电路如上图1所示地址空间280H~2BFH共分8条译码输出线:Y0~Y7 其地址分别是280H~287H、288H~28FH、290H~297H、298H~29FH、2A0H~2A7H、2A8H~2AFH、2B0H~2B7H、2B8H~2BFH,8根译码输出线在实验台I/O地址处分别由自锁紧插孔引 ...
https://www.eeworm.com/dl/502/31420.html
下载: 183
查看: 1046

交通/航空行业 TPC-H上秒表的实现

TPC-H上秒表的实现
https://www.eeworm.com/dl/672/126584.html
下载: 152
查看: 1032

汇编语言 基于TPC-H通用微机接口实验系统的数字录音机源码.具有无限时录放音和波形显示的功能.

基于TPC-H通用微机接口实验系统的数字录音机源码.具有无限时录放音和波形显示的功能.
https://www.eeworm.com/dl/644/195461.html
下载: 127
查看: 1052

汇编语言 电子琴的汇编语言实现

电子琴的汇编语言实现,利用TPC-H实验箱上的8253实现二级分频,同时配合以8255A,与门和DAC0832,通过扬声器放音,实现两个八度音高(包括半音)的电子琴。在软硬件相互配合下,电子琴具有弹奏和播放已存乐曲的功能,音长可控,播放速度可选,拥有美观的图形界面模拟真实琴键,且琴键随弹奏有起伏变化。利用微机内部的8253 ...
https://www.eeworm.com/dl/644/434904.html
下载: 136
查看: 1038

VIP专区 VIP专区-单片机源代码精选合集系列(72)

eeworm.com VIP专区 单片机源码系列 71资源包含以下内容:1. PWM模块单片机的步进电机细分驱动的理论和方法介绍.pdf2. 基于状态分析的键盘管理软件设计.pdf3. 单片机的步进电机控制器设计介绍.pdf4. 单片机温度控制系统的设计及实现.pdf5. 基于单片机的步进电机细分技术介绍.pdf6. 基于单片机的太阳能电池自动跟踪系统的设 ...
https://www.eeworm.com/vipdownload/71.html
下载: 66
查看: 8191

经验分享 H桥驱动.rar

H桥的一些资料,自己整理得,包括一些电路图和pdf文档资料
https://www.eeworm.com/dl/508/7811.html
下载: 106
查看: 1127

学术论文 基于FPGA的H.264变换量化、去方块滤波研究及设计.rar

H.264/AVC是由国际电信联合会的视频专家组和国际标准化组织的运动图像专家组组成的联合视频小组制定的下一代视频压缩标准。新标准采用了一些先进算法,因此具有优异的压缩性能和极好的网络亲和性,满足低码率情况下的高质量视频的传输。 H.264/AVC采用的先进算法包括多模式帧间预测、1/4像素精度预测、整数变换量化、去方块 ...
https://www.eeworm.com/dl/514/9430.html
下载: 93
查看: 1132

学术论文 H.264帧内预测算法优化及几个重要模块的FPGA实现.rar

H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性 ...
https://www.eeworm.com/dl/514/9434.html
下载: 155
查看: 1088

学术论文 基于H.264编解码的算法优化研究及FPGA的硬件实现.rar

H.264/AVC是由ITU和ISO两大组织联合组成的JVT共同制定的一项新的视频压缩技术标准,在较低带宽上提供高质量的图像传输是H.264/AVC的应用亮点。在同样的视觉质量前提下,H.264/AVC比H.263和MPEG-4节约了50%的码率。但H.264获得优越性能的代价是计算复杂度的增加,据估计其编码的计算复杂度大约为H.263的3倍,因此很难应用于 ...
https://www.eeworm.com/dl/514/9446.html
下载: 27
查看: 1098

学术论文 适用于H.264视频解码器的VLD设计

设计了一种适合于H.264 的变字长解码器根据码流特点进行模块划分减少硬件开销采用并行结构解NAL 包解码效率高采用了桶形移位器进行并行解码每个时钟解一个码字采用Verilog 语言进行设计仿真并通过
https://www.eeworm.com/dl/514/9826.html
下载: 184
查看: 1116