搜索结果
找到约 846 项符合
Set-TOP 的查询结果
数据结构 给定一个自然数n
给定一个自然数n,由n开始可以依次产生半数集set(n)中的数如下。
(1) n∈set(n);
(2) 在n的左边加上一个自然数,但该自然数不能超过最近添加的数的一半;
(3) 按此规则进行处理,直到不能再添加自然数为止。
例如,set(6)={6,16,26,126,36,136}。半数集set(6)中有6个元素。 ...
Jsp/Servlet 1.开发环境: SunShine留言本v1.0所采用的开发环境为:J2SDK1.42+TOMCAT5.0+ACCESS2000 2.安装说明: SunShine留言本v1.0所
1.开发环境:
SunShine留言本v1.0所采用的开发环境为:J2SDK1.42+TOMCAT5.0+ACCESS2000
2.安装说明:
SunShine留言本v1.0所有数据均采用数据库存储,采用JDBC连接池,直接连接数据库,不需要配置ODBC数据源即可直接运行。
3.运行环境:
SunShine留言本v1.0是基于JSP/JavaBean开发的一套留言本系统,正常使用该软件 ...
Java编程 MediaPlayer代码
MediaPlayer代码,部分代码,合适请用:
import java.awt.*
import java.awt.event.*
import javax.swing.*
import javax.media.*
import java.io.*
import java.util.* //为了导入Vector
//import com.sun.java.swing.plaf.windows.*
public class MediaPlayer extends JFrame implements ActionListener,Runnable
...
通讯/手机编程 文件来源: 我的毕设 仿真结果: 在窄带Rayleigh快衰落信道下几种检测方法的误码率性能比较 说 明: 参数tx
文件来源: 我的毕设
仿真结果: 在窄带Rayleigh快衰落信道下几种检测方法的误码率性能比较
说 明: 参数tx,rx,L,EbN0可以根据需要更改。
tx,rx是收发天线数,根据需要取值就好了,一般研究2发2收和4发4收
EbN0是信噪比取值范围,根据需要选择吧。取得点多当然算得慢。
L影响结果的波动性和误码率所能达到的下限,L值 ...
其他行业 * acousticfeatures.m: Matlab script to generate training and testing files from event timeseries. *
* acousticfeatures.m: Matlab script to generate training and testing files from event timeseries.
* afm_mlpatterngen.m: Matlab script to extract feature information from acoustic event timeseries.
* extractevents.m: Matlab script to extract event timeseries using the complete run timeseries and the ...
Java编程 美国标准化组织和马里兰大学共同开发.实现java matrix包. JAMA由六个java类组成:Matrix, CholeskyDecomposition , LUDecomposition QR
美国标准化组织和马里兰大学共同开发.实现java matrix包.
JAMA由六个java类组成:Matrix, CholeskyDecomposition , LUDecomposition QRDecomposition SingularValueDecomposition EigenvalueDecomposition .
它提供了广泛的构造函数,丰富的get,set访问子matrix和元素matrix.
基本的矩阵操作有:矩阵的加,乘,矩阵范数.和提供 ...
电子书籍 液晶电视的电路原理图
液晶电视的电路原理图,采用halfbrige top,可有效提高效率
VHDL/FPGA/Verilog -- DESCRIPTION : Shift register -- Type : univ -- Width : 4 -- Shift direction: right/left (right
-- DESCRIPTION : Shift register
-- Type : univ
-- Width : 4
-- Shift direction: right/left (right active high)
--
-- CLK active : high
-- CLR active : high
-- CLR type : synchronous
-- SET active : high
-- SET type : synchronous
-- LOAD active : high
-- CE active : high
-- SERIAL input : SI ...
VHDL/FPGA/Verilog fpga开发的程序
fpga开发的程序,内容都不错,主要是top
文件格式 1、 系统接通电源后
1、 系统接通电源后,首先按动set键后方投入运行。运行时标志开门的指示灯和报警灯、铃皆不工作,系统处于安锁状态。
2、 开锁代码是3位十进制数,是系统内部设定好的。代码不足3位或超出3位时均不能开锁。
3、 开锁程序由设计者确定,用户必须严格执行所规定的程序,方可开锁。
4、 开锁代码和程序正确,表示数字锁打开的 ...