搜索结果
找到约 1,272 项符合
Select-RAM 的查询结果
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
技术资料 KEIL环境下设置程序在RAM中调试运行详解
关于ARM怎么样在RAM中运行在KEIL环境下怎么样让程序在RAM中运行。以下是主要是图片示例。。。文字就不多描述了。。。。平台:KEIL FOR ARM5.0A注意:1、目标代码<RAM的空间其实KEIL已经带了这些例程了。下面我以LPC214XKIT学习板光盘目录下的Arm_Uart0_AD_Demo 这个程序为例重新建一个Arm_Uart0_AD_Demo 这个例程保存名字为 ...
DSP编程 2812的标准CMD文件【RAM和FLASH】.rar
2812的标准CMD文件【RAM和FLASH】
学术论文 基于FPGA的双口RAM在PC104与DSP通信中的研究与应用
·基于FPGA的双口RAM在PC104与DSP通信中的研究与应用
单片机编程 STM32F4-Discovery DMA-FLASH-RAM keil&iar例程
STM32F4-Discovery DMA-FLASH-RAM keil&iar例程
教程资料 异步FIFO是用来适配不同异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构, ...
教程资料 测试型号为EP2C5Q208C8的FPGA的RAM是否正常
测试型号为EP2C5Q208C8的FPGA的RAM是否正常,按提示操作,并显示每步的测试结果
教程资料 在FPGA内实现双口RAM
这样就可以在FPGA内实现双口RAM了...
教程资料 这个是完整的一套从6713的emif到fpga的双口ram
6713emiftofpgatopci,这个是完整的一套从6713的emif到fpga的双口ram,然后主机通过9054到双口ram,交换数据完成