搜索结果
找到约 175 项符合
SPartan 3E 的查询结果
按分类筛选
SQL Server 动易2006sql全功能版 如果遇到MD5加密文件
动易2006sql全功能版
如果遇到MD5加密文件,而又不知道密码的,
请在数据库中换上这组加密的数据469e80d32c0559f8
密码就是admin888
此程序如需调试后方能使用,请您在百忙中抽出一点点时间,把调试好的程序打包发给我们。
为了您和大家都能使用到无错的代码,也为了程序的质量,请大家贡献自己的一份力量,为
创建更好 ...
其他 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车 ...
VHDL/FPGA/Verilog BurchED B5-X300 Spartan2e using XC2S300e device Top level file for 6809 compatible system on a chi
BurchED B5-X300 Spartan2e
using XC2S300e device
Top level file for 6809 compatible system on a chip
Designed with Xilinx XC2S300e Spartan 2+ FPGA.
Implemented With BurchED B5-X300 FPGA board,
B5-SRAM module, B5-CF module and B5-FPGA-CPU-IO module
文章/文档 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车 ...
VHDL/FPGA/Verilog 本代码介绍了使用VHDL开发FPGA的一般流程
本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终 ...
单片机开发 利用8X8点阵阵列显示数字
利用8X8点阵阵列显示数字,分别从0到9显示。0的代码是00 00 3E 41 41 41 3E 00,其它以此类推
编译器/解释器 、该个词法分析器要求至少能够识别以下几类单词: a. 关键字:else if int return void while共6个
、该个词法分析器要求至少能够识别以下几类单词:
a. 关键字:else if int return void while共6个,所有的关键字都是保留字,并且必须是小写;
b. 标识符:识别与C语言词法规定相一致的标识符,通过下列正则表达式定义:ID = letter (letter | digit)*;
c. 常数:NUM=(+ | - |ε)digit digit*(.digit digit* |ε)(e(+ ...
VHDL/FPGA/Verilog M_UART 介绍了通用异步收发器(UART)的原理
M_UART
介绍了通用异步收发器(UART)的原理,并以可编程逻辑器件FPGA为核心控制部件,基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程完成UART的设计。经测试,该设计完全达到了设计要求。
VHDL/FPGA/Verilog 本程序用xilinx EDK9.1运行
本程序用xilinx EDK9.1运行,通过microblaze软核,实现在sparton——3e板卡上的按键及开关的控制,通过RS-232与超级终端进行通信。
VHDL/FPGA/Verilog xilinx官方PCIcore 有详细说明文档
xilinx官方PCIcore 有详细说明文档,支持Spartan,Vertex