搜索结果
找到约 12,869 项符合
RAM例化 的查询结果
教程资料 使用FPGA实现直方图基本处理——均衡化、规定化的例子
使用FPGA实现直方图基本处理——均衡化、规定化的例子
教程资料 arm7例程:proteus的ARM学习历程
arm7例程:proteus的ARM学习历程,有相关的电路和仿真程序,方便初学者的仿真学习。
教程资料 这个是完整的一套从6713的emif到fpga的双口ram
6713emiftofpgatopci,这个是完整的一套从6713的emif到fpga的双口ram,然后主机通过9054到双口ram,交换数据完成
教程资料 CPLD实用设计50例
CPLD实用设计50例,非常经典的CPLD设计,包含50个实际的典型应用,涉及直流电机PWM驱动,编码等内容,有了这50例,举一反三,就会了很多应用
教程资料 FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
教程资料 基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的 ...
教程资料 使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg ...
教程资料 一个fpga开发板的原理图具有led灯、ram、flash
一个fpga开发板的原理图,此板具有led灯、ram、flash
教程资料 ALLEGRO 约束规则设置步骤(以DDR 为例)
ALLEGRO 约束规则设置步骤(以DDR 为例),同样为pdf格式方便大家下载使用
教程资料 CPLD数字电路设计硬件描述语言一例
CPLD数字电路设计硬件描述语言一例+一本经典教材,入门专用