搜索结果
找到约 4,031 项符合
Quartus II 的查询结果
按分类筛选
- 全部分类
- 技术资料 (1324)
- uCOS (661)
- VHDL/FPGA/Verilog (383)
- 学术论文 (165)
- 嵌入式/单片机编程 (143)
- 微处理器开发 (95)
- 可编程逻辑 (78)
- 单片机开发 (77)
- 其他书籍 (75)
- 教程资料 (75)
- 其他 (69)
- VIP专区 (65)
- 操作系统开发 (63)
- 嵌入式综合 (54)
- 其他嵌入式/单片机内容 (46)
- 软件设计/软件工程 (40)
- 单片机编程 (39)
- uCOS编程 (34)
- 系统设计方案 (33)
- Linux/Unix编程 (29)
- 书籍源码 (24)
- 文章/文档 (24)
- 嵌入式Linux (21)
- 技术教程 (20)
- 技术书籍 (19)
- 电子书籍 (17)
- 通讯/手机编程 (16)
- 中间件编程 (16)
- 软件工程 (13)
- matlab例程 (13)
- 精品软件 (13)
- 软件 (11)
- Quartus (11)
- 人工智能/神经网络 (10)
- 文件格式 (9)
- 源码 (8)
- 教程 (8)
- 开发工具 (8)
- ALTERA FPGA开发软件 (8)
- DSP编程 (7)
- 加密解密 (7)
- EDA相关 (7)
- 教程资料 (7)
- VHDL/Verilog/EDA源码 (6)
- 电源技术 (6)
- Linux/uClinux/Unix编程 (6)
- 实用工具 (6)
- 编译器/解释器 (6)
- Java编程 (6)
- 通讯编程文档 (6)
- VC书籍 (6)
- 资料/手册 (5)
- 模拟电子 (5)
- 驱动编程 (5)
- 串口编程 (5)
- 游戏 (5)
- 书籍 (4)
- 无线通信 (4)
- 通信网络 (4)
- 压缩解压 (4)
- 汇编语言 (4)
- Java书籍 (4)
- 电子书籍 (3)
- PCB相关 (3)
- C/C++语言编程 (3)
- 接口技术 (3)
- 设计相关 (3)
- 教程资料 (3)
- 数学计算 (3)
- VxWorks (3)
- 邮电通讯系统 (3)
- 手册 (2)
- 论文 (2)
- 应用设计 (2)
- MAX+plusⅡ (2)
- FPGA (2)
- 经验分享 (2)
- 驱动程序 (2)
- 数据库系统 (2)
- 仿真技术 (2)
- 教程资料 (2)
- Internet/网络编程 (2)
- *行业应用 (2)
- 易语言编程 (2)
- 并行计算 (2)
- MacOS编程 (2)
- 电路图 (1)
- 经验 (1)
- 其他 (1)
- STM32 (1)
- EDA (1)
- 电路图 (1)
- 多媒体处理 (1)
- PCB图/BOM单/原理图 (1)
- 其他文档 (1)
- 教材/考试/认证 (1)
- 测试测量 (1)
- 计算机相关 (1)
- 集成开发环境 (1)
学术论文 基于DSP和ARM的电能质量监测系统
随着电力电子技术的广泛应用,电能污染日益严重,电能质量已成为电力部门及用户日益关注的问题。电能质量的好坏直接关系国民经济的总体效益,对电能质量进行监测与分析从而提高和改善电能质量具有重要的现实意义。 本文根据IEC和国家标准,并且经过对国内外电能质量研究现状及同类产品进行认真分析的基础上,主要针对我国电 ...
学术论文 1553B总线接口技术研究及实现
本文在深入研究MIL-STD-1553B总线传输协议以及国外协议芯片设计方法的基础上,结合目前较流行的EDA技术,基于Xilinx公司Virtex-II系列FPGA完成了1553B总线接口协议设计实现,并自行设计实验板将所做的设计进行了验证。论文从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出基于FPGA的总线接口协议设计的总体方案 ...
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
技术资料 IGBT模块的尔应用手册(图文版)
IGBT模块的一些基本知识2·怎样读数据手册3.IGBT的驱动电路4,电压尖峰吸收回路5·短路6,IGBT模块的可靠性和实效分析7,仿真软件Melcosim的使用方法8.一些注意事项正的门极电压推荐15V(±10%)如右图所示Vog越高Vceat和Eon越小,损耗减小。但是16.5V以上的话短路耐量很小。所以正的门极电压为+15v±10%最合适。负的门极电 ...
技术资料 FPGA的水声OFDM系统设计讲解
该文档为基于FPGA的水声OFDM系统设计讲解文档,文介绍了一种用FPGA实现对高速A/D转换芯片的控制电路,讨论了这一控制电路设计思
想,提出了更好地解决高速A/D采样与较慢速的单片机数据处理间矛盾的链接方法。 关键词 高速A/D转换,单片机,FIFO引言对A/D器件进行采样控制,传统的方法多数是用CPU或单片机完成的。 ...
技术资料 1553B总线接口技术研究及实现
本文在深入研究MIL-STD-1553B总线传输协议以及国外协议芯片设计方法的基础上,结合目前较流行的EDA技术,基于Xilinx公司Virtex-II系列FPGA完成了1553B总线接口协议设计实现,并自行设计实验板将所做的设计进行了验证。论文从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出基于FPGA的总线接口协议设计的总体方案 ...
技术资料 基于FPGA的1553B总线接口技术研究及实现.rar
本文在深入研究MIL-STD-1553B总线传输协议以及国外协议芯片设计方法的基础上,结合目前较流行的EDA技术,基于Xilinx公司Virtex-II系列FPGA完成了1553B总线接口协议设计实现,并自行设计实验板将所做的设计进行了验证。论文从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出基于FPGA的总线接口协议设计的总体方案 ...
技术资料 基于DSP和ARM的电能质量监测系统
随着电力电子技术的广泛应用,电能污染日益严重,电能质量已成为电力部门及用户日益关注的问题。电能质量的好坏直接关系国民经济的总体效益,对电能质量进行监测与分析从而提高和改善电能质量具有重要的现实意义。 本文根据IEC和国家标准,并且经过对国内外电能质量研究现状及同类产品进行认真分析的基础上,主要针对我国电 ...
学术论文 基于FPGA的HDB3编译码设计.rar
一般由信源发出的数字基带信号含有丰富的低频分量,甚至直流分量,这些信号往往不宜直接用于传输,易产生码间干扰进而直接影响传输的可靠性,因而要对其进行编码以便传输。传统的井下信号在传输过程中普遍采用曼彻斯特码的编解码方式,而该方式的地面解码电路复杂。FPGA(现场可编程门阵列)作为一种新兴的可编程逻辑器件,具 ...