搜索结果

找到约 724 项符合 QuartUS 的查询结果

教程资料 清华大学Altera FPGA工程师成长手册(光盘视频)

   《Altera FPGA工程师成长手册》以altera公司的fpga为例,由浅入深,全面、系统地详细讲述了基于可编程逻辑技术的设计方法。《Altera FPGA工程师成长手册》讲解时穿插了大量典型实例,便于读者理解和演练。另外,为了帮助读者更好地学习,《Altera FPGA工程师成长手册》提供了配套语音教学视频,这些视频和《Alter ...
https://www.eeworm.com/dl/fpga/doc/32339.html
下载: 38
查看: 1338

教程资料 详细讲解FPGA设计实例

Quartus使用和设计实例
https://www.eeworm.com/dl/fpga/doc/32402.html
下载: 36
查看: 1122

教程资料 FPGA设计及QUARTUS II教程

FPGA学习资料
https://www.eeworm.com/dl/fpga/doc/32427.html
下载: 118
查看: 1026

教程资料 quartus ii使用教程,中文教程

eda必下。。
https://www.eeworm.com/dl/fpga/doc/32460.html
下载: 32
查看: 1045

教程资料 quartus教程

蛮详细的
https://www.eeworm.com/dl/fpga/doc/32482.html
下载: 195
查看: 1107

教程资料 Xmodem协议中CRC算法的FPAG实现

基于解决Xmodem协议中CRC校验的目的,以经典的LFSR硬件电路为基础,采用了按字节并行运算CRC校验码,以及多字节CRC算法的方法。在Quartus II环境下,通过以VHDL语言仿真试验,得出Xmodem协议中CRC校验,以多字节循环并行CRC算法能够满足高速实时性要求的结论。 ...
https://www.eeworm.com/dl/fpga/doc/32523.html
下载: 196
查看: 1077

教程资料 基于FPGA的运动估计设计

本文采用了技术比较成熟的VHDL语言进行设计,并使用Quartus II软件进行时序仿真。由仿真结果可知,无论是在功能的实现上还是在搜索的准确性、高效性以及FPGA片上资源的利用率上,本设计方案都具有明显的优越性。
https://www.eeworm.com/dl/fpga/doc/32539.html
下载: 38
查看: 1048

教程资料 基于FPGA的DDS IP核设计方案

以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
https://www.eeworm.com/dl/fpga/doc/32544.html
下载: 103
查看: 1137

教程资料 基于CycloneIII构成的RS编码系统

本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信 ...
https://www.eeworm.com/dl/fpga/doc/32554.html
下载: 122
查看: 1054

教程资料 MagicSOPC例程编译异常及解决方法

1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用M ...
https://www.eeworm.com/dl/fpga/doc/32649.html
下载: 190
查看: 1047