搜索结果

找到约 444 项符合 Pll 的查询结果

技术资料 MATLAB仿真在电子测量中的应用 [徐明远,徐晟 编著] 2013年

《MATLAB仿真在电子测量中的应用》讨论了时间域、频率域、数字域、调制域电子测量的主要方法,介绍了应用MATLAB仿真的方法实现电子测量中的信号源(含VCO和PLL)、示波器、频谱仪、瀑布图仪、相位仪、眼图仪、逻辑分析仪、时域反射仪、取样示波器、矢量示波器、矢量网络分析仪等测量仪器,并简要介绍了各仪器的工作原理、参 ...
https://www.eeworm.com/dl/844991.html
下载: 7
查看: 2452

通信网络 毫米波低相噪捷变频高分辨率雷达频率源设计

设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波 ...
https://www.eeworm.com/dl/564/32735.html
下载: 128
查看: 1170

技术资料 振荡电路的设计与应用PDF电子书

《振荡电路的设计与应用》是2004年科学出版社出版的图书,作者是稻叶保,译者是何希才。本书中重点介绍了放大电路和振荡电路的设计与应用。《振荡电路的设计与应用》是“实用电子电路设计丛书”之一。《振荡电路的设计与应用》主要介绍振荡电路的设计与应用,内容包括基本振荡电路、RC方波振荡电路的设计、RC正弦波振荡电路 ...
https://www.eeworm.com/dl/836405.html
下载: 5
查看: 8264

技术资料 Intel Cyclone 10 LP FPGA器件概述

cyclone10系列FPGA的概述文档,全中文,便于查询Cyclone® 10 LP 器件概述........................................................................................................3 Cyclone 10 LP 特性汇总.................................................................................................. ...
https://www.eeworm.com/dl/843347.html
下载: 3
查看: 7549

模拟电子 一种X波段频率合成器的设计方案

  在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 ...
https://www.eeworm.com/dl/571/20966.html
下载: 110
查看: 1091

网络 Net-Sky ChatServer不同于其他的用PHP

Net-Sky ChatServer不同于其他的用PHP,ASP,PERL等脚本语言编写的或其他任何CGI模式的聊天程式,本聊天室程序使用标准C语言开发,独立于任何第三方WEBSERVER而运行,快速,高效,稳定,大容量。程序的设计目标是能在一台普通的PC上同时容纳上万人聊天。经初步测试,完全达标:每个聊天室一道进程,占内存约700K,80人在线 ...
https://www.eeworm.com/dl/635/128810.html
下载: 67
查看: 1081

技术资料 MC9S08DZ60飞思卡尔MCU使用手册

振荡器(XOSC)-闭环控制的皮尔斯(Pierce)振荡器;支持范围31.25kHz至38.4kHz或1MHz至16MHz之间的晶体或陶瓷谐振器多功能时钟生成器(MCG)-PLL和FLL模式(在使用内部温度补偿时FLL能够达到1.5%的偏差);带微调功能的内部参考时钟源;带可选择晶体振荡器或陶瓷谐振器的外部参考时钟源监视微控制器正常操作的看门狗(COP) ...
https://www.eeworm.com/dl/842786.html
下载: 6
查看: 2659

学术论文 FPGA内全数字延时锁相环的设计.rar

现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
https://www.eeworm.com/dl/514/9146.html
下载: 133
查看: 1185

技术资料 FPGA内全数字延时锁相环的设计.rar

现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
https://www.eeworm.com/dl/896528.html
下载: 5
查看: 7179

uCOS 关于 uC/OS-II 在 LPC210X 上移植的说明 1. 全部代码在 ADS1.2 中编译调试. 2. 您可以更改 RO BASE 为 0x0000 0000, 这样可以将代码写入 fla

关于 uC/OS-II 在 LPC210X 上移植的说明 1. 全部代码在 ADS1.2 中编译调试. 2. 您可以更改 RO BASE 为 0x0000 0000, 这样可以将代码写入 flash 中运行. 5. 全部代码采用 ARM 指令. 6. uC/OS-II 版本为 V2.52. 7. 当您暂停程序的时候, 如果定时器开着, 那么定时器并不会暂停,需要注意 8. Vectors.S 文件中的 startup 段为程 ...
https://www.eeworm.com/dl/649/187908.html
下载: 131
查看: 1111