搜索结果
找到约 328,920 项符合
NanoGL是opengles1.0来实现opengl1.0的库 的查询结果
VHDL/FPGA/Verilog 数字均衡器是通讯信道抗码间干扰的重要环节,这是一个用vhdl写的代码以及用SYNPLIFY8.0综合的RTL电路图 它包含三个模块FILTER,ERR_DECISION,ADJUST 希望对大家有用.
数字均衡器是通讯信道抗码间干扰的重要环节,这是一个用vhdl写的代码以及用SYNPLIFY8.0综合的RTL电路图 它包含三个模块FILTER,ERR_DECISION,ADJUST 希望对大家有用.
单片机开发 MCU 通过i2c 总线读写eeprom, i2c 读写程序是软件仿真方式来实现
MCU 通过i2c 总线读写eeprom, i2c 读写程序是软件仿真方式来实现,将读写资料通过D12 和pc实现数据通讯。有实际使用,读写正常。
文章/文档 直接序列扩频通信可以有效地抵抗来自信道中的窄带干扰。在一个直扩通信系统中,扩频是通过伪噪声序列(PN)对发送的信息数据进行调制来实现的。在接收端,原伪噪声序列和所收信号的相关运算可将窄带干扰扩展到DS
直接序列扩频通信可以有效地抵抗来自信道中的窄带干扰。在一个直扩通信系统中,扩频是通过伪噪声序列(PN)对发送的信息数据进行调制来实现的。在接收端,原伪噪声序列和所收信号的相关运算可将窄带干扰扩展到DS信号的整个频带,使干扰等效为幅度较低频谱较平坦的噪声;同时,将DS信号解扩,恢复原始信息数据。 ...
VHDL/FPGA/Verilog SRL16是Virtex器件中的一个移位寄存器查找表。它有4个输入用来选择输出序列的长度。使用XCV50-6器件实现
SRL16是Virtex器件中的一个移位寄存器查找表。它有4个输入用来选择输出序列的长度。使用XCV50-6器件实现,共占用5个Slice。用来生成gold码。
人工智能/神经网络 人工智能和神经网络的.m程序,使用的是图形用户截面来实现
人工智能和神经网络的.m程序,使用的是图形用户截面来实现
其他书籍 pb9.0 本人感觉还不错 虽然现在很多人开始用10.0版本了 但是 经典的是不会被淘汰的 大家多多支持哦
pb9.0 本人感觉还不错 虽然现在很多人开始用10.0版本了 但是 经典的是不会被淘汰的 大家多多支持哦
DSP编程 编程环境:TI CCS3.0 芯片: DM642 功能: 实现运动物体的检测。
编程环境:TI CCS3.0
芯片: DM642
功能: 实现运动物体的检测。
其他 Comm.jar是Sub实现底层串口操作的API,调用了本地的DLL文件,因为Java本身不具备直接访问硬件设置的能力,都是通过调用本地方法来实现的.可以Java的官方网站下载.下载之后把其中Comm
Comm.jar是Sub实现底层串口操作的API,调用了本地的DLL文件,因为Java本身不具备直接访问硬件设置的能力,都是通过调用本地方法来实现的.可以Java的官方网站下载.下载之后把其中Comm.jar包导入到工程的Classpath中,把另外两个非常重要的文件javax.comm.properties和win32com.dll考贝到你的工程目录下,即java.user下. ...
VC书籍 本光盘包含的是《实用Visual C++ 6.0教程》一书中所有程序的代码
本光盘包含的是《实用Visual C++ 6.0教程》一书中所有程序的代码,这些程序都已经在译者的系统中通过调试并且成功运行,调试期间修改了原英文书中的一些错误。
其他 用asp来实现文件的上传功能! 是asp教程的作业!自己已经检测过没有错误 但是可能还需要改进 请专家指点!
用asp来实现文件的上传功能! 是asp教程的作业!自己已经检测过没有错误 但是可能还需要改进 请专家指点!