搜索结果

找到约 1,808 项符合 Ms 的查询结果

按分类筛选

显示更多分类

单片机编程 通信速率可调的单片机多机通信系统研究

在由单片机构成的多机应用系统中,单片机串行通信起着重要的作用。在单片机串行通信系统设计时,在不同环境条件下,单片机通信速率要求是有所不同的,双方通信速率的设定十分重要。研究一种在单片机通信系统中,在不增加任何外部器件的情况下,利用单片机内部定时器,实现通信波特率可在一个较宽范围内调节,通过实验表明, ...
https://www.eeworm.com/dl/502/27459.html
下载: 110
查看: 1096

单片机编程 基于AVR的太阳能高速公路智能电子显示屏系统设计

针对LED电子显示屏在高速公路智能交通管理实际应用中存在着的问题,设计了一种基于AVR的太阳能高速公路智能电子显示屏系统。该系统采用单片机ATMEGA8接收超声波检测信号,并控制无线发送模块向ATMEGA128主控模块发送车辆有无信号,主控模块接收到无线信号后,控制LED点阵显示屏及LCD液晶显示屏实时信息显示。实验结果表明该 ...
https://www.eeworm.com/dl/502/27462.html
下载: 197
查看: 1100

DSP编程 基于TMS320DM3730的H.264编码器移植与优化方法

提出了一种在TI公司高性能数字信号处理器TMS320DM3730上进行H.264编码器(即x264编码器)移植与优化的方法,详细描述了在CCS4.2开发平台上进行x264编码器移植工作的基本原理和需要注意的问题。为了提高编码速度,针对DM3730处理器的结构特点,对x264编码器进行了优化,主要方法包括编译器优化、内存优化、C语言代码优化及汇 ...
https://www.eeworm.com/dl/516/31848.html
下载: 118
查看: 1083

DSP编程 改进的Max-Log-Map译码算法的DSP实现

针对传统的Max-Log-Map译码算法时效性差、存储空间开销大的特点,本文对传统的Max-Log-Map译码算法进行了改进。改进的算法对前、后向度量使用了蝶形结构图,便于DSP实现;将原始帧均分为多个子块,设计子块间的并行运算以减小系统延迟;子块内采取进一步地优化措施,以减小数据存储量并提高译码速率。在DSP C6416平台上的仿 ...
https://www.eeworm.com/dl/516/31930.html
下载: 61
查看: 1069

教程资料 基于FPGA的DDS杂散分析及抑制方法

首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的幅度量化杂散,利用FPGA时钟频率可调的特点,重点提出了基于FPGA ...
https://www.eeworm.com/dl/fpga/doc/32244.html
下载: 100
查看: 1103

教程资料 基于FPGA的MIMO-OFDM基带系统发射机的设计

介绍了多入多出-正交频分复用(MIMO-OFDM)系统,并分析了其发射机的实现原理。充分利用Altera公司Stratix系列现场可编程门阵列(FPGA)芯片和IP(知识产权)核,提出了一种切实可行的MIMO-OFDM基带系统发射机的FPGA实现方法。重点论述了适合于FPGA实现的对角空时分层编码(D-BLAST)的方法和实现原理以及各个主要模块的工 ...
https://www.eeworm.com/dl/fpga/doc/32391.html
下载: 127
查看: 1358

教程资料 基于FPGA的实时视频信号处理平台的设计

提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Alte ...
https://www.eeworm.com/dl/fpga/doc/32411.html
下载: 53
查看: 1147

教程资料 基于FPGA的DDS IP核设计方案

以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
https://www.eeworm.com/dl/fpga/doc/32544.html
下载: 103
查看: 1198

教程资料 基于CycloneIII构成的RS编码系统

本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信 ...
https://www.eeworm.com/dl/fpga/doc/32554.html
下载: 122
查看: 1073

通信网络 基于Web和GIS的灾害预警信息管理系统

针对国家突发公共事件应急体系建设规划的要求,设计了一种基于Web和GIS的灾害预警信息管理系统,建立了同一地理空间下的省、地市、县三级灾害信息管理与发布的预警机制。研制了基于GSM/GPRS通信的预警信息语音发布一体机和图文LED电子屏,通过短信和语音的将预警信息大范围发布。本系统已在多省市不同领域广泛应用,尤其是 ...
https://www.eeworm.com/dl/564/32773.html
下载: 185
查看: 1091