搜索结果

找到约 10,000 项符合 Modelsim FPGA 的查询结果

按分类筛选

显示更多分类

技术资料 (2,1,9)软判决Viterbi译码器的设计与FPGA实现

卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
https://www.eeworm.com/dl/913376.html
下载: 2
查看: 6717

技术资料 一类低密度奇偶校验码的研究及FPGA实现

LDPC码(Low-Density Parity-Check Codes低密度奇偶校验码)是一种具有极强纠错能力的差错控制编码技术,它是Gallager于1962年提出的一种性能接近香农(Shannon)极限的好码.本文在深入广泛地阅读国内外大量的有关LDPC码与BP算法(又称为和积算法)资料的基础上,从易于实现的角度出发,着重提出并研究了一类LDPC系统码以及该码在Log ...
https://www.eeworm.com/dl/913847.html
下载: 4
查看: 2130

技术资料 一种硬件多线程处理器的研究及其FPGA实现

目前的单处理器系统基本上都是用软件实现多线程的处理.这种方式继承了软件处理的优点,如线程调度机制灵活,最大并发线程数量调整容易等.但同时也有线程切换开销大、操作系统开发代价高、可能会存在安全漏洞和用户程序编写复杂等局限性.因此,该文提出了一种基于RISC技术的硬件实现多线程管理的处理器:MTRISC,旨在通过硬件完成 ...
https://www.eeworm.com/dl/913865.html
下载: 4
查看: 3779

技术资料 基于FPGA和EPP技术的CMOS图像传感器高速数据采集系统

本文介绍FPGA 和EPP(增强型并行口)相结合技术对OV7620CMOS 图像传感器进行高速数据采集,提供一种利用PC 机外设对图像采集的解决方案。该设计方案已应用在隧道的平行度检测的试验中,
https://www.eeworm.com/dl/914194.html
下载: 5
查看: 9162

技术资料 基于FPGA采用PCM通信实现多路数据采集器的研制

本文研制的数据采集器,用于采集导弹过载模拟试车台的各种参数,来评价导弹在飞行过程中的性能,由于试车台是高速旋转体,其工作环境恶劣,受电磁干扰大,而且设备要求高,如果遇到设备故障或设备事故,其损失相当巨大,保证设备的安全性和可靠性较为困难。 本文在分析数字通信技术的基础上,选用了基于现场可编程逻辑阵列(F ...
https://www.eeworm.com/dl/914662.html
下载: 5
查看: 6645

技术资料 基于FPGA的DAB信道编码器输入接口的设计与实现

电台广播在我们的社会生活中占有重要的地位。随着我国广播事业的发展,对我国广播业开发技术、信号的传输质量和速度提出了更高更新的要求,促使广播科研人员不断更新现有技术,以满足人民群众日益增长的需求。 本论文主要分析了现行广播发射台的数字广播激励器输入接口的不足之处,根据欧洲ETS300799标准,实现了一种激励器 ...
https://www.eeworm.com/dl/914663.html
下载: 6
查看: 943

技术资料 基于DSP和FPGA的自动指纹识别系统硬件设计与实现

随着计算机与信息技术的发展,生物特征识别技术受到了广泛的关注。指纹识别是生物特征识别中的一项重要内容,一直以来是国内外的研究热点。 嵌入式自动指纹识别是指指纹识别技术在嵌入式系统上的应用。传统的嵌入式自动指纹识别系统多采用单片DSP或MIPS处理器来完成算法,由于DSP或MIPS处理器只能根据程序顺序执行,在指纹 ...
https://www.eeworm.com/dl/914664.html
下载: 2
查看: 2861

技术资料 基于FPGA 的OFDM 宽带数据通信同步系统设计与实现

基于FPGA 的OFDM 宽带数据通信同步系统设计与实现:正交频分复用(OFDM)是第四代移动通信的核心技术,本文介绍了一种基于FPGA的OFDM 宽带数据通信同步系统的设计方案,该方案为OFDM 多
https://www.eeworm.com/dl/919931.html
下载: 10
查看: 2055

技术资料 IEEE802.16接收机的MIMO检测模块的FPGA设计与实现

提出了一种采用现场可编程门阵列器件FPGA 实现802.16 接收端MIMO(多输入多输出)2×2 检测的方案。在C 语言平台对基于并行干扰消除的最小均方误差的算法进行研究和仿真后,使用Verilog
https://www.eeworm.com/dl/921477.html
下载: 8
查看: 9368

技术资料 基于Altera系列器件的逻辑锁定方法学在FPGA设计中的应用

Altera 公司出品系列器件所用设计软件――Quartus®II,提供了一种其独有的优化方法:逻辑锁定(LogicLock)。本文介绍了一种在实际工程中应用逻辑锁定的方法,并加以仿真验
https://www.eeworm.com/dl/924899.html
下载: 2
查看: 7803