搜索结果
找到约 1,850 项符合
Mhz 的查询结果
按分类筛选
- 全部分类
- 技术资料 (823)
- 单片机开发 (271)
- 单片机编程 (112)
- 学术论文 (82)
- 汇编语言 (49)
- VHDL/FPGA/Verilog (45)
- 嵌入式/单片机编程 (36)
- 模拟电子 (34)
- 其他 (28)
- 其他嵌入式/单片机内容 (22)
- 电源技术 (20)
- 无线通信 (16)
- 系统设计方案 (16)
- 微处理器开发 (15)
- 文章/文档 (14)
- 可编程逻辑 (12)
- VIP专区 (12)
- 通信网络 (11)
- DSP编程 (10)
- 其他书籍 (10)
- 教程资料 (10)
- ARM (9)
- 电子书籍 (9)
- 技术书籍 (8)
- 嵌入式综合 (8)
- RFID编程 (8)
- 串口编程 (7)
- 书籍源码 (6)
- 通讯编程文档 (6)
- 软件设计/软件工程 (6)
- PCB相关 (5)
- 行业应用文档 (5)
- 技术管理 (5)
- Delphi控件源码 (5)
- 源码 (4)
- 书籍 (4)
- 手册 (4)
- 设计相关 (4)
- 通讯/手机编程 (4)
- 资料/手册 (4)
- 测试测量 (4)
- 嵌入式Linux (4)
- matlab例程 (4)
- 邮电通讯系统 (4)
- 应用设计 (3)
- 经验分享 (3)
- PCB图/BOM单/原理图 (3)
- 开发工具 (3)
- 电子技术 (3)
- 教程资料 (3)
- Linux/Unix编程 (3)
- Java编程 (3)
- 文件格式 (3)
- 中间件编程 (3)
- C/C++语言编程 (2)
- 电路图 (2)
- 接口技术 (2)
- 加密解密 (2)
- 操作系统开发 (2)
- 其他文档 (2)
- 传感与控制 (2)
- Datasheet (2)
- 压缩解压 (2)
- USB编程 (2)
- 精品软件 (2)
- 软件 (1)
- 其他 (1)
- uCOS编程 (1)
- 开关电源 (1)
- 仿真技术 (1)
- 电子元器件应用 (1)
- 技术教程 (1)
- 单片机相关 (1)
- DSP工具/软件 (1)
- 机械电子 (1)
- 教程资料 (1)
- 教程资料 (1)
- 语音压缩 (1)
- SCSI/ASPI (1)
- 企业管理 (1)
- 数学计算 (1)
- uCOS (1)
- 人工智能/神经网络 (1)
- FlashMX/Flex源码 (1)
- 其他行业 (1)
- 交通/航空行业 (1)
- Windows CE (1)
- MTK (1)
技术资料 ISD1700 语音芯片程序
ISD1700 -89C51开发试验板 ,51 单片机源程序( 12MHz )
技术资料 MAX038信号发生器
MAX038的信号发生器,能产生1hz到10mhz的频率。
技术资料 硅烷法固定ssDNA制作的压电式DNA传感器
利用硅烷法将ssDNA 固化T方向切割、3. 58MHz 和10MHz 石英晶体金电极上,构建了压电DNA传感器,建立了快速检测葡萄球菌肠毒素B(SEB) 基因的方法。优化了固定SEB 基因的条件,并
技术管理 射频自动识别技术领域的标准
射频自动识别技术领域的标准,使用于433.4mhz的ISO 18000-7 协议
技术资料 Linux下ADXL345驱动
Linux下ADXL345驱动,使用ATMega328 on Arduino Pro Board 3.3V, 8MHz board
技术资料 数码管动态显示驱动程序
数码管实验
Time:2013/10/31
Designeer:Youngzongbao
CPU:STC89C52
TIME:12MHZ
技术资料 驰电达C450扩频方法
以下都在CPU板上操作:
1)打开对讲机,先查看CPU的型号,如果CPU的型号是 D7514G 438 的(D7514G 440 的不行),就可扩频到350MHz;
2)再看一看锂电左侧中频滤波器的频率是不是22.595MHz(21.345MHz的不行),如果是就可扩频到350MHz;
3)在Q12位置上焊一个二极管,正极在下侧,负极在上侧 ...
其他 SD card controller can just read data using 1 bit SD mode. I have written this core for NIOS2 CPU,
SD card controller can just read data using 1 bit SD mode.
I have written this core for NIOS2 CPU, Cyclone, but I think it can works
with other FPGA or CPLD. Better case for this core is SD clock = 20 MHz and
CPU clock = 100 MHz (or in the ratio 1:5). If you have a wish you can achieve this core.
Go ...