搜索结果

找到约 18,155 项符合 MTK串号 无串号 的查询结果

可编程逻辑 基于FPGA的34位串行编码信号设计与实现

    为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正常、稳定。 ...
https://www.eeworm.com/dl/kbcluoji/39843.html
下载: 96
查看: 1042

可编程逻辑 genesis9.0算号器_算号器视频文件

genesis9.0算号器提供genesis算号器使用视频。安装文件一定要放在小写英文路径下,中文不行,有大写字母的英文也不行。1.算号器的只是算gnd的号,要算get的号,需要参考算号器的步骤。注意选择破解有效时间。2.7天过期,30天过期,永不过期等。注意要用自己机器识别号去算,在get运行弹出来的序号对话框里,有机器识别号 ...
https://www.eeworm.com/dl/kbcluoji/40110.html
下载: 163
查看: 1089

可编程逻辑 高速PCB中微带线的串扰分析

  对高速PCB中的微带线在多种不同情况下进行了有损传输的串扰仿真和分析, 通过有、无端接时改变线间距、线长和线宽等参数的仿真波形中近端串扰和远端串扰波形的直观变化和对比, 研究了高速PCB设计中串扰的产生和有效抑制, 相关结论对在高速PCB中合理利用微带线进行信号传输提供了一定的依据. ...
https://www.eeworm.com/dl/kbcluoji/40165.html
下载: 173
查看: 1078

可编程逻辑 二线制串行EEPROM应用

本文介绍了AT24C01系列二线制串行EEPROM的使用方法及串行EEPROM与单片机的软件接口,简要说明其在电机控制中保存控制参数的应用
https://www.eeworm.com/dl/kbcluoji/40188.html
下载: 149
查看: 1032

可编程逻辑 基于Actel FPGA的多串口扩展设计

基于Actel FPGA 的多串口扩展设计采用了Actel 公司高集成度,小体积,低功耗,低系统成本,高安全性和可靠性的小容量FPGA—A3P030 进行设计,把若干接口电路的功能集成到A3P030 中,实现了三路以上的串口扩展。该设计灵活性高,可根据需求灵活实现并行总线扩展三路UART 或者SPI 扩展三路UART,波特率可以灵活设置。 ...
https://www.eeworm.com/dl/kbcluoji/40244.html
下载: 108
查看: 1080

可编程逻辑 基于FPGA实现的高速串行交换模块实现方法研究

采用Xlinx公司的Virtex5系列FPGA设计了一个用于多种高速串行协议的数据交换模块,并解决了该模块实现中的关键问题.该交换模块实现4X模式RapidIO协议与4X模式PCI Express协议之间的数据交换,以及自定义光纤协议与4X模式PCI Express协议之间的数据交换,实现了单字读写以及DMA操作,并提供高速稳定的传输带宽. ...
https://www.eeworm.com/dl/kbcluoji/40359.html
下载: 142
查看: 1044

可编程逻辑 采用高速串行收发器Rocket I/O实现数据率为2.5 G

摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPG ...
https://www.eeworm.com/dl/kbcluoji/40374.html
下载: 136
查看: 1076

可编程逻辑 基于FPGA的高速串行传输接口研究与实现

摘 要:介绍了FPGA最新一代器件Virtex25上的高速串行收发器RocketIO。基于ML505开发平台构建了一个高速串行数据传输系统,重点说明了该系统采用RocketIO实现1. 25Gbp s高速串行传输的设计方案。实现并验证了采用FPGA完成千兆串行传输的功能目标,为后续采用FPGA实现各种高速协议奠定了良好的基础。关键词: FPGA;高速串行传输; ...
https://www.eeworm.com/dl/kbcluoji/40375.html
下载: 179
查看: 1060

可编程逻辑 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/kbcluoji/40377.html
下载: 111
查看: 1048

工控技术 AHCI串行ATA高级主控接口

AHCI串行ATA高级主控接口
https://www.eeworm.com/dl/569/41051.html
下载: 192
查看: 1170