搜索结果

找到约 1,850 项符合 MHz 的查询结果

按分类筛选

显示更多分类

技术资料 DS7147

【STM8S003K3 STM8S003F3】超值型,16 MHz的8位微控制器STM8S,8 KB闪存,128字节的数据EEPROM,10位ADC,3个定时器,UART,SPI,I2C
https://www.eeworm.com/dl/997850.html
下载: 1
查看: 96

技术资料 HDMI 1.4a接口协议规范

HDMI接口定义,可供工程人员参考使用。接口规范 信号频率 数据带宽 备注HDMI 1.0 165MHZ 4.95Gbps 原始标准,最近已基本淘汰HDMI 1.1 165MHZ 4.95Gbps 增加DVD-Audio支持等HDMI 1.2 165MHZ 4.95Gbps 增加SACD音频支持等HDMI 1.2a 165MHZ 4.95Gbps 增加兼容性认证等要求HDMI 1.3 340MHZ 10.2Gbps 提高通讯带宽,增加TrueHD和 ...
https://www.eeworm.com/dl/846265.html
下载: 10
查看: 9334

技术资料 高速pcb设计指南(史上最全设计资料)

此高速pcb设计指南可以说是史上最全设计资料,详细讲解了各项规则和技巧,值得细读。   如今,许多系统设计中最重要的因素就是速度问题。66MHz到200MHz处理器是很普通的;233-266MHz的处理器也变得轻易就可得到。对于高速度的要求主要来自: a) 要求系统在令用户感到舒适的、很短时间内就能完成复杂的任务。 b) 元件供 ...
https://www.eeworm.com/dl/851105.html
下载: 8
查看: 525

模拟电子 一种增益增强型套筒式运算放大器的设计

设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983. ...
https://www.eeworm.com/dl/571/21400.html
下载: 91
查看: 1103

单片机编程 NXP Cortex-M3 LPC1700系列微控制器简介

LPC1700系列ARM是基于第二代ARM Cortex-M3内核的微控制器,是为嵌入式系统应用而设计的高性能、低功耗的32位微处理器,适用于仪器仪表、工业通讯、电机控制、灯光控制、报警系统等领域。其操作频率高达100MHz,采用3级流水线和哈佛结构,带独立的本地指令和数据总线以及用于外设的低性能的第三条总线,使得代码执行速度高达 ...
https://www.eeworm.com/dl/502/30632.html
下载: 126
查看: 1072

单片机编程 LPC1700系列ARM基于第二代ARM Cortex-M3

LPC1700系列ARM是基于第二代ARM Cortex-M3内核的微控制器,是为嵌入式系统应用而设计的高性能、低功耗的32位微处理器,适用于仪器仪表、工业通讯、电机控制、灯光控制、报警系统等领域。其操作频率高达100MHz,采用3级流水线和哈佛结构,带独立的本地指令和数据总线以及用于外设的低性能的第三条总线,使得代码执行速度高达 ...
https://www.eeworm.com/dl/502/30650.html
下载: 104
查看: 1122

通信网络 浅谈无线电对讲机的分类

浅谈无线电对讲机的分类 无线电, 对讲机, 分类 浅谈无线电对讲机的分类   本文所谈的无线电对讲机,其涵盖范围较宽。在这里我们将工作在超短波频段(VHF30~300MHZ、UHF300~3000MHZ)的无线电通信设备都统称为无线电对讲机。实际上按国家的有关标准应称为超短波调频无线电话机,人们通常将功率小、体积小的手持式 ...
https://www.eeworm.com/dl/564/33325.html
下载: 119
查看: 1113

其他书籍 关于FPGA流水线设计的论文 This work investigates the use of very deep pipelines for implementing circuits in

关于FPGA流水线设计的论文 This work investigates the use of very deep pipelines for implementing circuits in FPGAs, where each pipeline stage is limited to a single FPGA logic element (LE). The architecture and VHDL design of a parameterized integer array multiplier is presented and also an IEEE 754 ...
https://www.eeworm.com/dl/542/179429.html
下载: 116
查看: 1081

技术管理 TLC548和TLC549是以8位开关电容逐次逼近A/D转换器为基础而构造的CMOS A/D转换器。它们设 计成能通过3态数据输出和模拟输入与微处理器或外围设备串行接口。TLC548和TLC549仅

TLC548和TLC549是以8位开关电容逐次逼近A/D转换器为基础而构造的CMOS A/D转换器。它们设 计成能通过3态数据输出和模拟输入与微处理器或外围设备串行接口。TLC548和TLC549仅用输入/输出时 钟(I/O CLOCK) 和芯片选择(CS) 输入作数据控制。TLC548的最高I/O CLOCK输入频率为2.048MHz, 而TLC549的I/O CLOCK输入频率最高可达 ...
https://www.eeworm.com/dl/642/429516.html
下载: 186
查看: 1139

技术资料 论文

本题要求制作一个能对15HZ~6MHZ的视频信号进行放大的电路,我们设计采用了两级级联的共基级放大电路,同时利用射极跟随器的高输入阻抗、低输出阻抗特性,我们在两级共基级放大电路中间加了一级隔离电路和一级输出电路,加之注意电路布线问题,最终我们设计的视频放大电路的带宽能达到4HZ~11MHZ,中频放大倍数达到了37倍,供 ...
https://www.eeworm.com/dl/987379.html
下载: 8
查看: 340