搜索结果

找到约 1,850 项符合 MHz 的查询结果

按分类筛选

显示更多分类

技术资料 FP8013 Buck恒流切换调节器为白色LED驱动IC

FP8013,5V,3A,1.5 mhz Buck恒定电流切换调节器为白色LED 1工作电压:2.5 ~ 5.5 v 2可调输出电压为0.1 v 3精密反馈参考电压:0.1 v(±10%) 4输出电流:3A(Max)。 5工作周期:0 ~ 100% 6内部固定PWM频率:1.5 mhz 7低静态电流:100μa 8不需要肖特基二极管 9内置软启动 10当前模式操作 11过温度保护 12工作:SOP-8L(EP) FP8013是一 ...
https://www.eeworm.com/dl/852169.html
下载: 4
查看: 4186

技术资料 基于FPGA的8051 IP核的设计

本文探索了自主系统CPU设计方法和经验,同时对80C51产品进行了必要的改进。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相关EDA软件平台的支持下进行基于FPGA的8051芯片的设计。在已公开的8051源代码的基础上,对其中的程序存储器、指令存储器做了较大幅度的修改,增加了定时器、串行收发器的软件编写,VerilogHDL语 ...
https://www.eeworm.com/dl/887097.html
下载: 5
查看: 2864

技术资料 认知无线电频谱感知功能的FPGA实现.rar

本文主要研究了认知无线电频谱感知功能的关键技术以及硬件实现方法。首先,提出了认知无线电频谱感知功能的硬件实现框图,包括射频前端部分和数字信号处理部分,接着简单介绍了射频前端电路的功能与特性,最后重点介绍了数字信号处理部分的FPGA实现与验证过程。 数字处理部分主要实现宽带信号的短时傅立叶分析,将中频宽带 ...
https://www.eeworm.com/dl/897189.html
下载: 4
查看: 1220

技术资料 认知无线电频谱感知功能的FPGA实现

本文主要研究了认知无线电频谱感知功能的关键技术以及硬件实现方法。首先,提出了认知无线电频谱感知功能的硬件实现框图,包括射频前端部分和数字信号处理部分,接着简单介绍了射频前端电路的功能与特性,最后重点介绍了数字信号处理部分的FPGA实现与验证过程。 数字处理部分主要实现宽带信号的短时傅立叶分析,将中频宽带 ...
https://www.eeworm.com/dl/925420.html
下载: 4
查看: 3448

学术论文 应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/514/13062.html
下载: 96
查看: 1112

单片机编程 MC9S12X系列单片机开发工具包

这里描述的是配合本书设计的一套MC9S12XD/E系列单片机开发工具包。 开发包的主要硬件是一块MC9S12XDP512(或MC9S12XE100)开发板,是MC9S12XD/E系列单片机的基本系统,和一个具有USB接口的BDM调试器。 HCS12X系列单片机 HCS12X系列单片机是Freescale新推出的带协处理器的双核高性能16位微控制器。HCS12X单片机系列提供128KB ...
https://www.eeworm.com/dl/502/29515.html
下载: 141
查看: 1233

技术资料 PT2262/PT2272 编码解码芯片中文资料

PT2262/PT2272 是台湾普城公司生产的一种CMOS 工艺制造的低功耗低价位通用编解码电路,PT2262/PT2272 最多可有12 位(A0-A11)三态地址端管脚(悬空,接高电平,接低电平),任意组合可提供531441 地址码,PT2262 最多可有6 位(D0-D5)数据端管脚,设定的地址码和数据码从17 脚串行输出,可用于无线遥控发射电路。编码芯片 PT2262 发 ...
https://www.eeworm.com/dl/849089.html
下载: 2
查看: 2479

技术资料 应用于十万门FPGA的全数字锁相环设计.rar

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/897376.html
下载: 4
查看: 872

技术资料 应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/924226.html
下载: 7
查看: 9163

学术论文 基于FPGA的1024点流水线工作方式的FFT实现

本文主要研究基于FPGA的高速流水线工作方式的FFT实现。围绕这个目标利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE设计工具、modelsim仿真工具、Synplify综合工具及MATLAB,完成了流水线工作方式的FFT中基于每一阶运算单元的高效复数乘法器的设计、各阶控制单元的设计、数据存储器的设计,从而完成1024点流水线工作方式的 ...
https://www.eeworm.com/dl/514/10017.html
下载: 188
查看: 1240