搜索结果
找到约 960 项符合
MAXII-PCI 的查询结果
教程资料 WP362-利用设计保存功能实现可重复的结果
 
FPGA 设计不再像过去一样只是作为“胶连逻辑 (Gluelogic)”了,由于其复杂度逐年增加,通常还会集成极富挑战性的 IP 核,如 PCI Express® 核等。新型设计中的复杂模块即便不作任何改变也会在满足 QoR(qualityof-result) 要求方面遇到一些困难。保留这些模块的时序非常耗时,既让人感到头疼, ...
教程资料 基于Actel FPGA的双端口RAM设计
基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公司推出的专用双端口RAM 芯片解决了普通双端口RAM 内部竞争问题, ...
教程资料 基于FPGA实现的高速串行交换模块实现方法研究
采用Xlinx公司的Virtex5系列FPGA设计了一个用于多种高速串行协议的数据交换模块,并解决了该模块实现中的关键问题.该交换模块实现4X模式RapidIO协议与4X模式PCI Express协议之间的数据交换,以及自定义光纤协议与4X模式PCI Express协议之间的数据交换,实现了单字读写以及DMA操作,并提供高速稳定的传输带宽. ...
教程资料 Virtex-5 GTP Transceiver Wizar
The LogiCORE™ GTP Wizard automates the task of creating HDL wrappers to configure the high-speed serial GTP transceivers in Virtex™-5 LXT and SXT devices. The menu-driven interface allows one or more GTP transceivers to be configured using pre-definedtemplates for popular industry standa ...
教程资料 UG341-LogiCORE Endpoint Block
UG341 - LogiCORE™ Endpoint Block Plus v1.6 for PCI Express® 用户指南
教程资料 UG157 LogiCORE IP Initiator/Ta
UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入门指南
通信网络 PCI总线高速接口卡设计技术
最新一代接口
通信网络 声纳信号发生器通信控制模块的设计
文中针对某型声纳维修训练系统的通信需求,结合声纳信号发生器的特点,提出了基于C/S模式的通信控制模块设计方案。模块采用Winsock网络编程技术实现了客户机与服务器间高速局域网通信,服务器响应客户机的请求后,输出数字控制量并利用PCI-1711的12位D/A转换功能,将数字控制量转换为模拟信号,从而实现声纳信号发生器任意 ...
嵌入式综合 PICMG_COM_0_R2_0COMe规范--原文资料
A Computer-On-Module, or COM, is a Module with all components necessary for a bootable host computer, packaged as a super component. A COM requires a Carrier Board to bring out I/O and to power up. COMs are used to build single board computer solutions and offer OEMs fast time-to-market with reduced ...
嵌入式综合 Fastwel单板计算机模块参数
Fastwel是一款基于AMD Geode LX800(500MHz)处理器的单板计算机,PC\104支持PCI(32位和16位ISA)。支持Linux,嵌入式Windows XP,QNX。CPB905的所有组件,包括CPU和板载内存均使用焊接从而提供高抗振性。并有一组丰富的接口:2个快速以太网端口,7个COM端口,4个USB2.0端口,支持视频输出(CRT,TFT,LVDS),分辨率高达1 ...