搜索结果

找到约 548 项符合 Layout 的查询结果

经验分享 pads layout bom导出

介绍pads layout bom清单导出方法
https://www.eeworm.com/dl/508/16697.html
下载: 35
查看: 1121

PCB相关 PCB LAYOUT技术大全

PCB LAYOUT技术
https://www.eeworm.com/dl/501/21599.html
下载: 32
查看: 1050

可编程逻辑 PCB LAYOUT技术大全

PCB LAYOUT技术
https://www.eeworm.com/dl/kbcluoji/38799.html
下载: 102
查看: 1073

微处理器开发 Memory Layout Example.

Memory Layout Example.
https://www.eeworm.com/dl/655/334252.html
下载: 133
查看: 1032

单片机开发 EMC_layout资料

EMC_layout资料
https://www.eeworm.com/dl/648/377484.html
下载: 99
查看: 1018

系统设计方案 top layout pcb for inverter

top layout pcb for inverter
https://www.eeworm.com/dl/678/421028.html
下载: 75
查看: 1091

其他书籍 Pads Layout program Notes

Pads Layout program Notes
https://www.eeworm.com/dl/542/449010.html
下载: 110
查看: 1073

电路图 ADF7012_layout

adf7012评估pcb设计,参考设计手册,完成。
https://www.eeworm.com/dl/514025.html
下载: 1
查看: 31

技术资料 PADS LAYOUT.pdf

PADS Layout 的用户接口具有非常易于使用和有效的特点。PADS Layout 在满足专业用户需要的同时,还考虑到一些初次使用PCB 软件的用户需求。教程的这节将将覆盖以下内容:· 使用PADS Layout 进行交互操作· 工作空间的使用· 设置栅格(Grids)· 使用取景(Pan)和缩放(Zoom)· 面向目标(Object Oriented)的选取方式 ...
https://www.eeworm.com/dl/746369.html
下载: 2
查看: 8178

技术资料 射频 LAYOUT 应用指导

影响共面波导特性阻抗的主要因素有,基材介电常数(通常为 4.2~4.6,这里取 4.4)、信号层与参考地间距 H、线宽 W、对地间隙 S、铜皮厚度 T。表 1 列出了不同信号层与参考地间距 H 和铜皮厚度 T=0.035mm时,50 欧姆特性阻抗对应的线宽 W 及对地间隙 S 推荐值:表 1:不同信号层与参考地间距所对应的 50 欧姆共面波导线宽及 ...
https://www.eeworm.com/dl/839479.html
下载: 2
查看: 2900