搜索结果

找到约 96 项符合 LVDs 的查询结果

接口技术 V-BY-ONE应用设计

V-BY-ONE应用设计 THCV217-218 thine LVDS
https://www.eeworm.com/dl/511/42357.html
下载: 196
查看: 1056

系统设计方案 基于gm2621的VGA转换接口设计

基于gm2621的VGA转换接口设计,VGA转LVDS的接口设计
https://www.eeworm.com/dl/678/197508.html
下载: 144
查看: 1062

其他书籍 The Cyclone&reg III PCI development board provides a hardware platform for developing and prototypi

The Cyclone&reg III PCI development board provides a hardware platform for developing and prototyping low-power, high-performance, logic-intensive PCI-based designs. The board provides a high-density of the memory to facilitate the design and development of FPGA designs which need huge memory storag ...
https://www.eeworm.com/dl/542/397990.html
下载: 130
查看: 1040

VHDL/FPGA/Verilog FPGA芯片与ADI公司的AD9779之间的通信

FPGA芯片与ADI公司的AD9779之间的通信,总共有四个通道,68对LVDS,采样时钟是122.88MHz
https://www.eeworm.com/dl/663/440835.html
下载: 160
查看: 1091

单片机开发 压缩包中为AD9517的C语言单片机控制源代码

压缩包中为AD9517的C语言单片机控制源代码,已在实际电路调试成功,使用AD9517内部VCO,LVDS和LVPECL输出模式可选。
https://www.eeworm.com/dl/648/485050.html
下载: 126
查看: 1177

资料/手册 fpga差分信号

LVDS:Low Voltage Differential Signaling,低电压差分信号。 LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。
https://www.eeworm.com/dl/501040.html
下载: 2
查看: 1073

其他文档 DS90UR241QVS

LCD液晶显示的驱动,可以方便的将VGA转LVDS
https://www.eeworm.com/dl/502415.html
下载: 3
查看: 19

技术资料 TFT液晶模块驱动电路设计

在各种显示技术中,以液晶显示器(LiquidCrystalDisplay)为代表的平板显示器发展最快、应用最广。而在高分辨率的液晶显示器中,为了提高显示画面的质量。人们在每个显示像素上设计了一个非线性的有源薄膜晶体管(TFT―ThinFilmTransistor)来对每一个液晶像素进行独立驱动。因此,这种液晶显示器被称为TFT-LCD。  本文利 ...
https://www.eeworm.com/dl/834758.html
下载: 5
查看: 9813

技术资料 ICN6202规格书V10

ICN6201/02 is a bridge chip which receives MIPI® DSI inputs and sends LVDS outputs. MIPI® DSI supports up to 4 lanes and each lane operates at 1Gbps maximum; the totally maximum input bandwidth is 4Gbps; and the MIPI defined ULPS(ultra-low-power state) is also supported. ICN6201 decodes MIPI® ...
https://www.eeworm.com/dl/835245.html
下载: 1
查看: 3183

技术资料 Xilinx FPGA应用进阶 通用IP核详解和设计开发

本书系统讲解通信网络领域Xilinx FPGA内部的IP硬核。以流行的Xilinx Virtex-6型号芯片举例,涵盖Xilinx FPGA在通信领域主流的IP核,阐述Xilinx FPGA时钟资源和DCM、PLL和MMCM时钟管理器的特性和使用方法;介绍基于Block RAM资源生成ROM、RAM、FIFO和CAM核的使用过程。阐述TEMAC核背景知识、内部结构、接口时序和配置参数 ...
https://www.eeworm.com/dl/835291.html
下载: 7
查看: 1711