搜索结果
找到约 1,330 项符合
ISP-V 的查询结果
操作系统开发 该代码主要是实现日历的一些功能
该代码主要是实现日历的一些功能,可以定时提醒,空间,咯压迫关闭速度 v
单片机开发 philip单片机的下载程序
philip单片机的下载程序,闻名遐尔的FlashMagic最新版本,支持ISP,softICE,欢迎下载
VHDL/FPGA/Verilog KX_DVP3F型FPGA应用板/开发板(全套)包括:  CycloneII系列FPGA EP2C8Q208C8 40万们
KX_DVP3F型FPGA应用板/开发板(全套)包括:
&#61592 CycloneII系列FPGA EP2C8Q208C8 40万们,含20M-270MHz锁相环2个。
&#61592 RS232串行接口;VGA视频口
&#61592 高速SRAM 512KB。可用于语音处理,NiosII运行等。
&#61592 配置Flash EPCS2, 10万次烧写周期 。
&#61592 isp单片机T89S8253:MCS51兼容单片机,12KB在 ...
FlashMX/Flex源码 flash 键盘音效取自win2000系统ding.wav
flash 键盘音效取自win2000系统ding.wav,经过CoolEdit处理成音阶,在Flash中导入在相应按钮上。
没有难度,就是耐心一点,成绩不错哦!
对应表:
低音G-a #G-w A-s #A-e B-d
中音C-f #C-t D-g #D-y E-h F-j #F-i G-k #G-o A-l #A-p B-
高音C-1 D-2 E-3 F-4 G-5 A-6 B-7 C(high)-8
#C-c #D-v #F-b #G-n #A-m ...
单片机开发 1.2v镍氢电池智能充电器
1.2v镍氢电池智能充电器,内含C源代码,原理图以及PCB文档,采用△V方法检测电压变化。
VHDL/FPGA/Verilog LCD 因其轻薄短小,低功耗,无辐射,平面 直角显示,以及影像稳定等特点,当今应用非常 广泛。CPLD(复杂可编程逻辑器件) 是一种具有 丰富可编程功能引脚的可编程逻辑器件,不仅可 实现常规的
LCD 因其轻薄短小,低功耗,无辐射,平面
直角显示,以及影像稳定等特点,当今应用非常
广泛。CPLD(复杂可编程逻辑器件) 是一种具有
丰富可编程功能引脚的可编程逻辑器件,不仅可
实现常规的逻辑器件功能,还可以实现复杂而独
特的时序逻辑功能。并且具有ISP (在线可编
程) [1 ] 功能,便于进行系统设计和现场对系统进
行功能修改、 ...
VHDL/FPGA/Verilog 用verilog语言编写的4位算术逻辑单元ALU,功能参考74181
用verilog语言编写的4位算术逻辑单元ALU,功能参考74181,包含.v文件以及测试用.vwf文件
微处理器开发 verilog语言实现交通灯
verilog语言实现交通灯,farm road和highway的十字路口,若农场路上检测到车,高速路上交通灯由绿变黄变红,农场路交通灯变绿。农场路上绿灯时间有上限,而高速路上绿灯时间有下限。包含.v文件和测试用.vwf文件
其他 能进行 +、-、*、/算术运算
能进行 +、-、*、/算术运算,是一很好用的软件,代码也比较简洁。对开始学V++很有帮助的。
VHDL/FPGA/Verilog 软件开发环境:ISE 7.1i 仿真环境:ModelSim SE 6.0 1. 这个实例实现通过ModelSim工具实现一个具有“百分秒
软件开发环境:ISE 7.1i
仿真环境:ModelSim SE 6.0
1. 这个实例实现通过ModelSim工具实现一个具有“百分秒,秒,分”计时功能的数字跑表;
2. 工程在project文件夹中,双击paobiao.ise文件打开工程;
3. 源文件在rtl文件夹中,paobiao.v为设计文件,paobiao_tb.tbw是仿真测试文件;
4. 打开工程后,在工程浏览器中选择pa ...