搜索结果
找到约 17,061 项符合
IP网络 的查询结果
按分类筛选
- 全部分类
- Internet/网络编程 (93)
- 学术论文 (72)
- 技术资料 (52)
- 其他书籍 (43)
- 单片机开发 (25)
- 网络 (25)
- 其他 (19)
- 通信网络 (18)
- 通讯编程文档 (18)
- 单片机编程 (17)
- Java编程 (16)
- VIP专区 (14)
- 电子书籍 (13)
- 系统设计方案 (12)
- Linux/Unix编程 (11)
- 其他嵌入式/单片机内容 (10)
- 电子书籍 (10)
- 技术书籍 (9)
- VC书籍 (9)
- 文章/文档 (8)
- Delphi控件源码 (7)
- uCOS (7)
- 通讯/手机编程 (7)
- 微处理器开发 (6)
- 嵌入式/单片机编程 (6)
- DSP编程 (6)
- 软件设计/软件工程 (6)
- 技术管理 (5)
- Modem编程 (5)
- 文件格式 (5)
- 驱动编程 (5)
- 嵌入式综合 (4)
- 其他行业 (4)
- 无线通信 (4)
- Applet (3)
- 软件工程 (3)
- 串口编程 (3)
- 书籍源码 (3)
- 认证考试资料 (3)
- 网络及电脑 (2)
- C/C++语言编程 (2)
- 数值算法/人工智能 (2)
- 多媒体处理 (2)
- 工控技术 (2)
- 传真(Fax)编程 (2)
- Windows CE (2)
- 其他数据库 (2)
- 嵌入式Linux (2)
- 操作系统开发 (2)
- 企业管理 (2)
- 汇编语言 (2)
- Java书籍 (2)
- Symbian (2)
- 设计相关 (2)
- 源码 (2)
- 书籍 (2)
- 软件 (2)
- 电源技术 (1)
- 生物技术 (1)
- Delphi/CppBuilder (1)
- *行业应用 (1)
- 游戏 (1)
- 数据库系统 (1)
- Windows Mobile (1)
- 中间件编程 (1)
- MySQL数据库 (1)
- Ajax (1)
- 行业发展研究 (1)
- 加密解密 (1)
- Jsp/Servlet (1)
- 3G开发 (1)
- JavaScript (1)
- 人工智能/神经网络 (1)
- matlab例程 (1)
- 金融证券系统 (1)
- 行业应用文档 (1)
- 计算机相关 (1)
- 手册 (1)
- 应用设计 (1)
- 精品软件 (1)
可编程逻辑 定制简单LED的IP核的设计源代码
定制简单LED的IP核的设计源代码
可编程逻辑 基于Xilinx FPGA的HDUSec-网络行为分析监控系统的设计与实现(含源代码)
系统实现计划:
1、首先是熟悉NetFPGA平台,并进行平台搭建,NetFPGA通过计算机的PCI接口与上位机进行数据交互和系统设置等工作;
2、根据NetFPGA的路由器功能对其进行硬件代码的编写和改进;
3、接下来是使用C语言编写网络行为记录器;
4、设计管理系统、Web服务器、数据库。
...
可编程逻辑 自学ZedBoard:使用IP通过ARM PS访问FPGA(源代码)
这一节的目的是使用XPS为ARM PS 处理系统 添加额外的IP。从IP Catalog 标签添加GPIO,并与ZedBoard板子上的8个LED灯相连。当系统建立完后,产生bitstream,并对外设进行测试。本资料为源代码,原文设计过程详见:【 玩转赛灵思Zedboard开发板(4):如何使用自带外设IP让ARM PS访问FPGA?】
硬件平台:Digilent ...
可编程逻辑 使用LabVIEW FPGA模块设计IP核
对于利用LabVIEW FPGA实现RIO目标平台上的定制硬件的工程师与开发人员,他们可以很容易地利用所推荐的组件设计构建适合其应用的、可复用且可扩展的代码模块。基于已经验证的设计进行代码模块开发,将使现有IP在未来应用中得到更好的复用,也可以使在不同开发人员和内部组织之间进行共享和交换的代码更好服用 ...
可编程逻辑 基于Quartus II免费IP核的双端口RAM设计实例
QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
可编程逻辑 基于FPGA的GPIB接口IP核的研究与设计
基于FPGA的GPIB接口IP核的研究与设计
可编程逻辑 ISE新建工程及使用IP核步骤详解
ISE新建工程及使用IP核步骤详解
可编程逻辑 BP神经网络图像压缩算法乘累加单元的FPGA设计
基于神经网络的单片机开发
可编程逻辑 基于FPGA的DDS IP核设计方案
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
可编程逻辑 wp379 AXI4即插即用IP
In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreuse of Intellectual Property (IP) imperative.However, integrating numerous IP blocks acquiredfrom both internal and external sources can be adaunting ch ...