搜索结果

找到约 3,829 项符合 IP核 的查询结果

学术论文 雷达信号处理系统的设计与FPGA实现

雷达信号处理是雷达系统的重要组成部分。在数字信号处理技术飞速发展的今天,雷达信号处理中也普遍使用数字信号处理技术。而现场可编程门阵列(FPGA)在数字信号处理中的广泛应用,使得FPGA在雷达信号处理中也占据了重要地位。 针对雷达信号处理的设计与实现,本文在以下两个方面展开研究: 一方面以线性调频信号(LFM)为例, ...
https://www.eeworm.com/dl/514/13048.html
下载: 160
查看: 1054

学术论文 视频图像处理系统的研究

视频图像处理的应用越来越广泛,各种处理算法也日趋成熟,相关的硬件技术不断地推陈出新。视频图像处理系统的硬件实现一般来说有三种方式:数字信号处理器(Digital Signal Processor)、专用集成芯片(Application Specific Integrated Circuit)和现场可编程逻辑门阵列(Field Programmable Gate Array)以及相关电路组成。最近 ...
https://www.eeworm.com/dl/514/13088.html
下载: 48
查看: 1077

学术论文 船用导航雷达数字信号处理设计

当今的船用导航雷达具有数字化、多功能、高性能、多接口、网络化。同时要求具有高可靠性、高集成度、低成本,信号处理单元的小型化,产品更新周期短。要同时满足上述需求,高集成度的器件应用是必须的。同时开发周期要短,需求软件的可移植性要强,并且是模块化设计,现场可编程门阵列器件(FPGA)已经成为设计首选。 现场可 ...
https://www.eeworm.com/dl/514/13092.html
下载: 23
查看: 1089

学术论文 基于FPGA的GPS定位信息处理系统设计

随着GPS(Global Positioning System)技术的不断发展和成熟,其全球性、全天候、低成本等特点使得GPS接收机的用户数量大幅度增加,应用领域越来越广。但由于定位过程中各种误差源的存在,单机定位精度受到影响。目前常从两个方面考虑减小误差提高精度:①用高精度相位天线、差分技术等通过提高硬件成本获取高精度;②针对误 ...
https://www.eeworm.com/dl/514/13204.html
下载: 175
查看: 1043

学术论文 有线数字电视广播系统信道编码

随着数字电视全国范围丌播时间表的临近,数字电视技术得到很大发展,数字电视信号在信源基带数据和信道传输等方面已经进一步标准化,数字电视传播途径也越来越广,在卫星、地面及有线电视网中传输数字电视信号得到迅速发展。借着2008年奥运的东风,数字电视领域的应用研究方兴未艾。 本课题目的是完成有线数字电视广播系统 ...
https://www.eeworm.com/dl/514/13617.html
下载: 86
查看: 1059

学术论文 基于FPGA的OFDM基带系统研究

近几年来,OFDM技术引起了人们的广泛注意,根据这项新技术,很多相关协议被提出来。其中WiMax代表空中接口满足IEEE802.16标准的宽带无线通信系统,IEEE标准在2004年定义了空中接口的物理层(PHY),即802.16d协议。该协议规定数据传输采用突发模式,调制方式采用OFDM技术,传输速率较高且实现方便、成本低廉,已经成为首先推 ...
https://www.eeworm.com/dl/514/13850.html
下载: 59
查看: 1070

教程资料 利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2

利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。
https://www.eeworm.com/dl/fpga/doc/17710.html
下载: 28
查看: 1345

教程资料 基于MAXII CPLD的对1602字符型液晶进行读写操作

基于MAXII CPLD的对1602字符型液晶进行读写操作,其中使用了一个CFI的IP核
https://www.eeworm.com/dl/Protel/doc/18244.html
下载: 188
查看: 1085

技术书籍 基于FPGA的DDS基本信号发生器的设计

  本设计基于DDS原理和FPGA技术按照顺序存储方式,将对正弦波、方波、三角波、锯齿波四种波形的取样数据依次全部存储在ROM波形表里,通过外接设备拨扭开关和键盘控制所需波形信号的输出,最终将波形信息显示在LCD液晶显示屏上。各硬件模块之间的协调工作通过嵌入式软核处理器NiosⅡ用编程实现控制。本设计所搭建的LCD12 ...
https://www.eeworm.com/dl/537/20150.html
下载: 80
查看: 1074

模拟电子 单端10-bit SAR ADC IP核的设计

本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1 MS/s的10-bit单端逐次逼近型模数转换器。使用cadence spectre 工具进行仿真,仿真结果表明,设计的D/A转换器和比较器等电路满足10-bit A/D 转换的要求,逐次逼近A/D转换器可以正常工作。 ...
https://www.eeworm.com/dl/571/20874.html
下载: 185
查看: 1075