搜索结果

找到约 48,245 项符合 IP核设计 的查询结果

VHDL/FPGA/Verilog USB 1.1 IP-CORE和设计范例 VHDL源代码

USB 1.1 IP-CORE和设计范例 VHDL源代码
https://www.eeworm.com/dl/663/122078.html
下载: 46
查看: 1074

嵌入式/单片机编程 通向ip设计的必看的一本书籍

通向ip设计的必看的一本书籍
https://www.eeworm.com/dl/647/123662.html
下载: 173
查看: 1043

网络 运用安全套接字协议实现安全隧道。这是专为那些不具有外部IP地址却仍想实现互联网服务的人设计的。服务器被置于一台拥有公网地址的计算机上。客户端运行在防火墙/网关后的某台计算机上。这使得客户端可以访问互联

运用安全套接字协议实现安全隧道。这是专为那些不具有外部IP地址却仍想实现互联网服务的人设计的。服务器被置于一台拥有公网地址的计算机上。客户端运行在防火墙/网关后的某台计算机上。这使得客户端可以访问互联网。运行服务器端进程无需超级用户特权。也无须使用任何其他进程或线程。 ...
https://www.eeworm.com/dl/635/126387.html
下载: 96
查看: 1169

单片机开发 单片机控制RTL8019网卡芯片实现TCP/IP协议栈是一件非常有意思的实验。我尝试使用专门针对8位单片机设计的uIP6.0在mcu51-63K仿真器移植成功

单片机控制RTL8019网卡芯片实现TCP/IP协议栈是一件非常有意思的实验。我尝试使用专门针对8位单片机设计的uIP6.0在mcu51-63K仿真器移植成功
https://www.eeworm.com/dl/648/128173.html
下载: 176
查看: 1087

VHDL/FPGA/Verilog 乘法器是硬件设计中的很常见也很重要的一个模块

乘法器是硬件设计中的很常见也很重要的一个模块,它的VHDL硬件实现很好的解决了软件编程中做乘法速度慢的问题,在实时高速系统应用中或DSP软核或数字信号处理硬件实现算法中,经常能使用到乘法器,所以经典的高速乘法器IP 很有参考价值 ...
https://www.eeworm.com/dl/663/130064.html
下载: 181
查看: 1068

单片机开发 TINI平台可提供设计IP网络继电器所 需的TCP/IP栈和本地控制,Java运行环境可以大大降低设计

TINI平台可提供设计IP网络继电器所 需的TCP/IP栈和本地控制,Java运行环境可以大大降低设计
https://www.eeworm.com/dl/648/130856.html
下载: 90
查看: 1083

uCOS lwIP TCP-IP设计与实现(基于ucos操作系统)

lwIP TCP-IP设计与实现(基于ucos操作系统)
https://www.eeworm.com/dl/649/138669.html
下载: 70
查看: 1079

微处理器开发 日本北斗電子製 TCP/IP+Ethernet网络机器设计法

日本北斗電子製 TCP/IP+Ethernet网络机器设计法
https://www.eeworm.com/dl/655/139434.html
下载: 177
查看: 1180

单片机开发 对于一个单片机初者来说一定想自己设计一个小系统吧··这里提供了以89S52为核的小系统图和源程序!希望对刚学者有所帮助

对于一个单片机初者来说一定想自己设计一个小系统吧··这里提供了以89S52为核的小系统图和源程序!希望对刚学者有所帮助
https://www.eeworm.com/dl/648/142397.html
下载: 33
查看: 1050

VHDL/FPGA/Verilog 8051的IP软核

8051的IP软核,使用硬件描述语言编写,可以下载到FPGA/CPLD中作为片上系统的处理器
https://www.eeworm.com/dl/663/143671.html
下载: 103
查看: 1029