搜索结果

找到约 9,422 项符合 GPS解算 的查询结果

学术论文 GPS中频信号处理及其FPGA实现

本文实现了GPS中频信号处理的整体设计方案。该方案使用Zarlink公司的GP2015射频芯片和FPGA共同搭建硬件系统,用于实现GPS定位功能。其中GP2015芯片作为GPS信号接收前端,FPGA作为系统搭建和算法实现的平台。 首先,针对建立GPS中频数据处理平台的需要,设计了GPS信号接收的射频前端以及LVDS数据传输电路,编写了FPGA传输大 ...
https://www.eeworm.com/dl/514/11712.html
下载: 118
查看: 1082

技术书籍 嵌入式Linux系统开发技术详解--基于ARM(完整版)

嵌入式Linux系统开发技术详解--基于ARM(完整版) 详细解读~!
https://www.eeworm.com/dl/537/11733.html
下载: 191
查看: 1103

学术论文 IEEE 802.11信道编解码及交织解交织的FPGA实现

随着纠错编码理论研究的不断深入,纠错码的实际应用越来越广泛。卷积码作为其中重要的一种,已被大多数通信系统所采用。(2,1,7)卷积码是一种短约束长度最佳码,编、译码器易于实现,且具有较强的纠错能力。 本文研究了IEEE 802.11协议中(2,1,7)卷积码编码、交织解交织及其软判决高速Viterbi译码的实现问题。 首先介绍了IEEE ...
https://www.eeworm.com/dl/514/11765.html
下载: 147
查看: 1106

通讯/手机编程 GPS

学习资料,通过串口获取GPS的参数及计算经纬度,希望对大家有帮助-GPS
https://www.eeworm.com/dl/527/11779.html
下载: 104
查看: 1065

学术论文 WCDMA多用户检测算法的研究和下行链路解复用技术的FPGA实现

本文首先在介绍多用户检测技术的原理以及系统模型的基础上,对比分析了几种多用户检测算法的性能,给出了算法选择的依据。为了同时克服多址干扰和多径干扰,给出了融合多用户检测与分集合并技术的接收机结构。 接着,针对WCDMA反向链路信道结构,介绍了扩频使用的OVSF码和扰码,分析了扰码的延时自相关特性和互相关特性,指 ...
https://www.eeworm.com/dl/514/11839.html
下载: 120
查看: 1092

通讯/手机编程 gps

GPS全球定位系统开发,gps定位系统开发-GPS Global Positioning System
https://www.eeworm.com/dl/527/11888.html
下载: 200
查看: 1072

学术论文 GPS接收机天线阵列抗干扰算法研究及其FPGA实现

GPS技术在导航、定位及精确打击等方面产生了重要影响,已经广泛地应用在各种武器平台上。但是,在干扰环境下也显现出许多问题。由于其到达地球表面的信号极其微弱(-160dBW),在现在复杂的电磁环境中容易受到干扰,尤其是C/A码信号更易受到干扰,并且随着导航战的发展对GPS的抗干扰已成为争取导航资源的有效措施。因此,研究 ...
https://www.eeworm.com/dl/514/12287.html
下载: 32
查看: 1064

学术论文 高动态GPS接收机CA码的接收

GPS(全球定位系统)是美国建立的高精度卫星定位导航系统,高动态GPS接收机可应用于卫星、飞机、高速列车等许多场合。高动态给GPS信号带来很大的多普勒频移和多普勒频移变化率,普通民用接收机无法正常工作。适用于高动态条件的接收机可以有效消除多普勒频移及其变化率对信号接收的影响,提高导航定位精度。 本文在深入研究 ...
https://www.eeworm.com/dl/514/12385.html
下载: 143
查看: 1068

学术论文 基于FFT的GPS信号并行捕获的研究

本课题深入分析了GPS软件接收机基于FFT并行捕获算法并详细阐述了其FPGA的实现。相比于其它的捕获方案,该方案更好地满足了信号处理实时性的要求。 论文的主体部分首先简单分析了扩频通信系统的基本原理,介绍了GPS系统的组成,详细阐述了GPS信号的特点,并根据GPS信号的组成特点介绍了接收机的体系结构。其次,通过对GPS接 ...
https://www.eeworm.com/dl/514/12405.html
下载: 29
查看: 1141

学术论文 交织与解交织的算法研究及FPGA实现

本文主要研究了数字声音广播系统(DAB)内交织器与解交织器的算法及硬件实现方法。时间交织器与解交织器的硬件实现可以有几种实现方案,本文对其性能进行了分析比较,选择了一种工程中实用的设计方案进行设计,并将设计结果以FPGA设计验证。时间解交织器的交织速度、电路面积、占用内存、是设计中主要因素,文中采用了单口SRA ...
https://www.eeworm.com/dl/514/12632.html
下载: 147
查看: 1036