搜索结果

找到约 75 项符合 GHz 的查询结果

模拟电子 基于MPC92433的高频时钟电路的设计

提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号频率达到1 GHz,可以广泛应用到各种数字电路设计中。
https://www.eeworm.com/dl/571/20845.html
下载: 158
查看: 1067

模拟电子 基于第二代电流传输器的积分器设计

介绍了一种基于低压、宽带、轨对轨、自偏置CMOS第二代电流传输器(CCII)的电流模式积分器电路,能广泛应用于无线通讯、射频等高频模拟电路中。通过采用0.18 μm工艺参数,进行Hspice仿真,结果表明:电流传输器电压跟随的线性范围为-1.04~1.15 V,电流跟随的线性范围为-9.02~6.66 mA,iX/iZ的-3 dB带宽为1.6 GHz。输出 ...
https://www.eeworm.com/dl/571/20872.html
下载: 174
查看: 1063

模拟电子 宽带低相噪高分辨率频率合成器设计

利用锁相环(PLL)和YTO相结合,设计出一种频率合成器。实现了3~7 GHz的频率覆盖和低于0.2 Hz的频率分辨率。全频段相噪均在-108 dBc/Hz@10 kHz以下,具有较高的实用价值。
https://www.eeworm.com/dl/571/21088.html
下载: 158
查看: 1039

模拟电子 平行耦合微带线带通滤波器的设计

平行耦合微带线带通滤波器在微波电路系统中广泛应用。为了提高带通滤波器性能,缩短设计周期,采用奇偶模原理分析与ADS(Advanced Design System)仿真相结合的方法,设计出一个中心频率为2.5 GHz,相对带宽为10%的平行耦合微带线带通滤波器。进一步优化参数,得到电路版图。最终结果证明,这种方法具有设计周期短、可靠性 ...
https://www.eeworm.com/dl/571/21166.html
下载: 99
查看: 1068

模拟电子 C波段介质振荡器的研究与设计

利用负阻原理设计了5.9 GHz介质振荡器(DRO),采用HFSS软件对介质谐振块(DR)进行三维仿真,应用Agilent公司的ADS软件对DRO进行了优化设计和非线性分析,用该方法制作的并联反馈式DRO性能良好,输出功率为10 dBm,相位噪声达到-100 dBc/Hz@10 kHz,-124 dBc/Hz@100 kHz。 ...
https://www.eeworm.com/dl/571/21252.html
下载: 107
查看: 1039

模拟电子 5-12GHz新型复合管宽带功率放大器设计

采用微波仿真软件AWR对电路结构进行了优化和仿真,结果显示,在5~12 GHz频带内,复合晶体管结构的输出阻抗值更稳定,带宽得到有效扩展,最高增益达到11 dB,带内波动<0.5 dB,在9 GHz工作频率时,其1 dB压缩点处的输出功率为26 dBm。
https://www.eeworm.com/dl/571/21282.html
下载: 147
查看: 1052

模拟电子 MILMEGA新款EMC测试放大器

2010年4月13日, 专业设计和制造固态高功率宽带放大器的MILMEGA公司于2010年亚太区电磁兼容(APEMC)国际学术大会及展览会期间宣布推出一款新的放大器产品。该款产品主要针对商用EMC测试IEC 61000-4-3 标准(覆盖频率范围为80 MHz~1 GHz)。MILMEGA的这一新产品将给EMC测试领域带来革命性的突破。 ...
https://www.eeworm.com/dl/571/21406.html
下载: 151
查看: 1079

PCB相关 ESD保护技术白皮书

最新的HDMI I.3(高清晰度多媒体接口1.3)标准把以前的HDMI 1.0 - 1.2标准所规定的数据传送速度提高了一倍,每对差动信号线的速度达到3.4 Gbps。由于数据传送速度这么高,要求电路板的电容小,确保信号的素质很好,这给电路板的设计带来了新的挑战。在解决这个问题,实现可靠的静电放电(ESD)保护时,这点尤其重要。在HDMI ...
https://www.eeworm.com/dl/501/22293.html
下载: 70
查看: 1037

电源技术 新型小型化超宽带功率分配器的设计

利用四分之三波长折叠微带线与四分之一波长微带线级联,并在输入端口引入四分之一波长短路线,设计出一种新型的超宽带功率分配器。采用奇偶模的方法进行理论分析,导出设计参数方程,并通过HFSS进行仿真优化。仿真和测量结果表明, 输入回波损耗从3 GHz~10.9 GHz均大于10 dB。插入损耗从2.6 GHz~9.5 GHz均小于1 dB,从9.5 ...
https://www.eeworm.com/dl/505/22415.html
下载: 66
查看: 1031

电源技术 DDR记忆体电源

CMOS 邏輯系統的功耗主要與時脈頻率、系統內各閘極輸入電容及電源電壓有關,裝置尺寸縮小後,電源電壓也隨之降低,使得閘極大幅降低功耗。這種低電壓裝置擁有更低的功耗和更高的運作速度,因此系統時脈頻率可升高至 Ghz 範圍。 ...
https://www.eeworm.com/dl/505/23115.html
下载: 35
查看: 1019