搜索结果

找到约 10,000 项符合 FPGA EDK 的查询结果

按分类筛选

显示更多分类

技术资料 基于DSP_Builder的OQPSK调制器设计及FPGA实现

· 摘要:  提出了0QPSK调制器的全数字实现方案,基于DSP Builder完成了方案的建模仿真并进行了硬件验证,实验表明,所设计的调制器工作稳定、可靠,达到设计要求.  
https://www.eeworm.com/dl/880658.html
下载: 7
查看: 7011

技术资料 基于DSP和FPGA的多雷达脉冲信号模拟器设计

·基于DSP和FPGA的多雷达脉冲信号模拟器设计
https://www.eeworm.com/dl/880965.html
下载: 4
查看: 3050

技术资料 Matlab, Simulink - Simulink Matlab to VHDL Route for Full Custom FPGA Rapid Prototyping of DSP Algor

资料->【C】嵌入系统->【C5】Matlab仿真->【0】Matlab基础入门->Matlab, Simulink - Simulink Matlab to VHDL Route for Full Custom FPGA Rapid Prototyping of DSP Algorithms.pdf
https://www.eeworm.com/dl/882205.html
下载: 8
查看: 4782

技术资料 数字信号处理的FPGA实现 372页 9.6M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【2】FPGA、CPLD->数字信号处理的FPGA实现 372页 9.6M.pdf
https://www.eeworm.com/dl/883643.html
下载: 4
查看: 8331

技术资料 CPLD/FPGA高级应用开发指南 283页 10.6M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【2】FPGA、CPLD->CPLD/FPGA高级应用开发指南 283页 10.6M.pdf
https://www.eeworm.com/dl/884067.html
下载: 5
查看: 775

技术资料 基于FPGA的数字频率计的设计与实现

介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
https://www.eeworm.com/dl/884861.html
下载: 2
查看: 8491

技术资料 RS码、LDPC码级联编解码器的FPGA实现

差错控制编码技术是现代通信技术中的关键技术之一,在移动通信、数字电视、计算机存储等数据通信系统中得到了广泛应用。在信道条件恶劣的情况中,常采用纠错能力更强的级联编解码方法,进行差错控制。本课题以RS码、LDPC 码... ...
https://www.eeworm.com/dl/884950.html
下载: 5
查看: 3709

技术资料 基于FPGA的全同步数字频率计的设计

频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各 ...
https://www.eeworm.com/dl/885200.html
下载: 8
查看: 7712

技术资料 基于FPGA的I2C总线控制器的设计

本文利用Verilog HDL语言在FPGA上实现IC总线的规范,又简要介绍了Quartus Ⅱ设计环境和设计方法,以及FPGA的设计流程。在此基础上,重点介绍了I
https://www.eeworm.com/dl/885304.html
下载: 3
查看: 2365

技术资料 高速FIR数字滤波器在FPGA上的实现

常用的实时数字信号处理的器件有可编程的数字信号处理(DSP)芯片(如AD系列、TI系列)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)等。在工程实践中,往往要求对信号处理要有高速性、实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这几方面的要求。随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现数字信号 ...
https://www.eeworm.com/dl/885542.html
下载: 5
查看: 5473