搜索结果

找到约 16,903 项符合 FPGA工具 的查询结果

教程资料 FPGA学习的入门资料合辑

这些课件可以作为对FPGA有兴趣的人学习的入门资料,包含EDA的概述、FPGA结构与配置、VHDL语言、QuartusII软件、SOPC和NIosII嵌入式处理器设计、DSP Builder系统设计工具等内容
https://www.eeworm.com/dl/fpga/doc/17822.html
下载: 43
查看: 1086

教程资料 教大家如何使用FPGA中的SignalTap

教大家如何使用FPGA中的SignalTap,这是一个相当有用的工具
https://www.eeworm.com/dl/fpga/doc/17865.html
下载: 199
查看: 1070

教程资料 采用FPGA模拟高动态GPS信号源中的C/A码产生器

本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。 ...
https://www.eeworm.com/dl/fpga/doc/18520.html
下载: 148
查看: 1096

教程资料 CPLD/FPGA数字系统设计电子书

CPLD/FPGA是目前诮用最为广泛的两种可编程专用集成电路(ASIC),特别适合于产品的样品开发与小批量生产。本书从现代电子系统设计的角度出发,以全球著名的可编程逻辑器件供应商Xilinx公司的产品为背景,系统全面地介绍该公司的CPLD/FPGA产品的结构原理、性能特点、设计方法以及相应的EDA工具软件,重点介绍CPLD/FPGA在数字 ...
https://www.eeworm.com/dl/fpga/doc/18803.html
下载: 136
查看: 1080

教程资料 通过FPGA提高工业应用灵活性的5种方法

  可编程逻辑器件(PLD)是嵌入式工业设计的关键元器件。在工业设计中,PLD已经从提供简单的胶合逻辑发展到使用FPGA作为协处理器。该技术在通信、电机控制、I/O模块以及图像处理等应用中支持 I/O 扩展,替代基本的微控制器 (MCU) 或者数字信号处理器 (DSP)。   随着系统复杂度的提高,FPGA还能够集成整个芯片系 ...
https://www.eeworm.com/dl/fpga/doc/32144.html
下载: 138
查看: 1042

教程资料 基于FPGA数字电压表的设计报告

基于FPGA数字电压表的设计   EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。 EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言VHDL完成设计文件 ...
https://www.eeworm.com/dl/fpga/doc/32230.html
下载: 199
查看: 1074

教程资料 使用QUARTUS_II做FPGA开发全流程_傻瓜式详细教程

FPGA设计初学者,首先得掌握软件工具Quartus的使用学习
https://www.eeworm.com/dl/fpga/doc/32253.html
下载: 37
查看: 1109

教程资料 采用基于FPGA 的方法缩短高级医疗内窥镜系统的开发时间

  电子发烧友网核心提示:医疗内窥镜的市场发展带来了各种挑战,例如,要求增强功能,更高的精度,更好的处理性能,以及更小的体积等。本文介绍Altera高级医疗内窥镜系统解决方案,它使用了1080p视频设计工作台、DSP 构建模块、参考设计,以及 Stratix® V、Cyclone® V 和 Arria® V FPGA 等。通过下文介绍, ...
https://www.eeworm.com/dl/fpga/doc/32303.html
下载: 122
查看: 1114

教程资料 Altera FPGA的选型及开发

        本资料是关于Altera FPGA的选型及开发,内容大纲是:Altera的 FPGA体系结构简介;Altera的 FPGA选型策略;嵌入式逻辑分析工具SignalTAPII的使用;基于CPLD的FPGA配制方法。
https://www.eeworm.com/dl/fpga/doc/32399.html
下载: 123
查看: 1102

教程资料 基于FPGA的DDS IP核设计方案

以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片 ...
https://www.eeworm.com/dl/fpga/doc/32544.html
下载: 103
查看: 1137