搜索结果

找到约 13,361 项符合 FIR数字滤波器 的查询结果

DSP编程 基于DSP Builder数字信号处理器的FPGA设计

针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波 ...
https://www.eeworm.com/dl/516/31995.html
下载: 151
查看: 1050

DSP编程 数字信号处理实验程序。福利业快速变换

数字信号处理实验程序。福利业快速变换,卷积,fir,iit数字滤波器
https://www.eeworm.com/dl/516/295122.html
下载: 164
查看: 1033

matlab例程 这个是我数字信号处理这门课的课程设计,文件包括用matlab编写的代码和设计报告.这个设计包括卷积演示程序、采样定理演示程序、模拟滤波器设计演示程序、设计切比雪夫I型低通滤波器、切比雪夫I型低通滤波器

这个是我数字信号处理这门课的课程设计,文件包括用matlab编写的代码和设计报告.这个设计包括卷积演示程序、采样定理演示程序、模拟滤波器设计演示程序、设计切比雪夫I型低通滤波器、切比雪夫I型低通滤波器、双线性变换法设计巴特沃斯低通数字滤波器、用凯塞窗设计高通滤波器. ...
https://www.eeworm.com/dl/665/297756.html
下载: 153
查看: 1295

通讯/手机编程 设计一个数字低通滤波器

设计一个数字低通滤波器,来近似一个理想数字滤波器
https://www.eeworm.com/dl/527/385080.html
下载: 175
查看: 1064

技术资料 《数字信号处理 》-莱昂斯- 英文第三版

       莱昂斯《数字信号处理(第三版)(英文版)》在Richard G. Lyons所著Understanding Digital Signal Processing, Second Edition的基础上进行了改编,针对通信类学校本科教学大纲,删除了教学中一般不涉及的内容,调整了章节顺序,并增加了z反变换、滤波器结构、线性相位FIR滤波器和其结构、模拟 ...
https://www.eeworm.com/dl/834332.html
下载: 12
查看: 8118

技术资料 《数字信号处理》-莱昂斯- 中文第二版

     本书一方面详尽地讨论了数字信号处理中的两大基本内容:离散傅里叶变换和数字滤波器,另一方面深入浅出地介绍了数字信号处理中深入发展的一些新课题。主要内容包括:周期采样、离散傅里叶变换(DFT)、快速傅里叶变换(FFT)、数字滤波器、离散希尔伯特(Hilbert)变换、采样速率转换、量化,信号取均值、 ...
https://www.eeworm.com/dl/834333.html
下载: 10
查看: 9985

技术资料 FPGA数字信号处理实现原理及方法何宾

《FPGA数字信号处理实现原理及方法》是2010年清华大学出版社出版的图书,作者是何宾。本书全面而又系统地介绍了基于FPGA实现数字信号处理的原理及方法。全书包括12章和11个实验,主要内容包括数字信号处理设计导论、FPGA的硬件结构及运算功能、信号及其处理理论概述、CORDIC算法原理及实现、FIR滤波器和IIR滤波器的设计、其 ...
https://www.eeworm.com/dl/835436.html
下载: 6
查看: 9688

学术论文 基于FPGA的自适应滤波器设计与实现

自适应滤波器是统计信号处理的一个重要组成部分。在实际应用中,由于没有充足的信息来设计固定系数的数字滤波器,或者设计规则会在滤波器正常运行时改变,因此我们需要研究自适应滤波器。凡是需要处理未知统计环境下运算结果所产生的信号或需要处理非平稳信号时,自适应滤波器可以提供一种吸引人的解决方法,而且其性能通常 ...
https://www.eeworm.com/dl/514/9967.html
下载: 150
查看: 1208

学术论文 基于MATLAB_Simulink的数字滤波器设计与仿真.pdf

利用matlab里面的simulink 工具箱进行滤波器的设计和仿真
https://www.eeworm.com/dl/514/10940.html
下载: 174
查看: 1064

教程资料 IIR滤波器的FPGA 实现方法

介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。
https://www.eeworm.com/dl/fpga/doc/17781.html
下载: 174
查看: 1132