搜索结果

找到约 54,099 项符合 DSP硬件设计 的查询结果

单片机开发 摘要:半导体除湿机主要对电厂氢冷发电机所需氢气进行卜燥。介绍r其单片机控制系统 的硬件结构

摘要:半导体除湿机主要对电厂氢冷发电机所需氢气进行卜燥。介绍r其单片机控制系统 的硬件结构,特别是多路温度采集部分的硬件设计。还介绍r系统软件设计的主要任务,分 析r液品显示器部分采用自底向上的设计结构。该系统已投入使用,运行稳定。 ...
https://www.eeworm.com/dl/648/235062.html
下载: 166
查看: 1049

单片机开发 pcb四层版的参考设计

pcb四层版的参考设计,里面有两个设计,主要是DSP的设计
https://www.eeworm.com/dl/648/256460.html
下载: 46
查看: 1033

单片机开发 AVR单片机应用设计.pdf   本书以AT90S8535单片机为主线讲述AVR单片机。AT90S8535单片机是AVR单片机中内部接口丰富、功能比较全、性能价格比高的品种。  本书共分16章。第

AVR单片机应用设计.pdf   本书以AT90S8535单片机为主线讲述AVR单片机。AT90S8535单片机是AVR单片机中内部接口丰富、功能比较全、性能价格比高的品种。  本书共分16章。第1章,单片机概述;第2章,8535单片机系统结构概况;第3章,AVR单片机指令系统;第4章,定点数运算程序设计及数制转换;第5章,浮点数运算程序设计;第 ...
https://www.eeworm.com/dl/648/257764.html
下载: 61
查看: 1064

文件格式 请用CAJViewer打开.本文在分析研究G729算法原理的基础上

请用CAJViewer打开.本文在分析研究G729算法原理的基础上,提出了有效实现G729标准 的硬件设计和几种软件优化方法。本文在对语音编解码的相关理论学习和掌 握后对G729标准进行了细致地研究和深入地理解 根据G729实现中对存 储空间和处理器运算速度等各项性能指标的要求,选择合适芯片,设计了实现 G729编解码器的硬件平台 通 ...
https://www.eeworm.com/dl/639/260860.html
下载: 53
查看: 1085

系统设计方案 DDSF 系列电能表的设计方案

DDSF 系列电能表的设计方案,包括硬件设计,软件系统设计方案,及一些电路图。
https://www.eeworm.com/dl/678/263790.html
下载: 45
查看: 1022

其他书籍 单电源运放的设计。E文的

单电源运放的设计。E文的,从事硬件设计的朋友可以研究一下,很好的一个教程
https://www.eeworm.com/dl/542/266876.html
下载: 89
查看: 1041

单片机开发 基于单片机MCS-51的智能密码锁设计 要介绍了MCS-51单片机的结构及应用特点

基于单片机MCS-51的智能密码锁设计 要介绍了MCS-51单片机的结构及应用特点,并详细地提出了基于MCS一51单片机 多功能密码锁的软件和硬件设计的方法。
https://www.eeworm.com/dl/648/268884.html
下载: 150
查看: 1103

单片机开发 提出了一种能防止多次试探密码的基于单片机的密码锁设计和实现方案。首先给出了用 户提出的10条总体要求和功能

提出了一种能防止多次试探密码的基于单片机的密码锁设计和实现方案。首先给出了用 户提出的10条总体要求和功能,然后比较详细地介绍了实现该要求的硬件和软件的设计过程,其中包 括单片机型号的选择、硬件设计、软件流程图、单片机存储单元的分配、汇编语言源程序及详细注释 等内容,并且给出了完整的硬件电路图、软件流程 ...
https://www.eeworm.com/dl/648/268886.html
下载: 34
查看: 1042

单片机开发 SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC

SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
https://www.eeworm.com/dl/648/271258.html
下载: 62
查看: 1068

单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块

简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
https://www.eeworm.com/dl/648/273696.html
下载: 191
查看: 1080