搜索结果
找到约 1,535 项符合
DIF-FFT 的查询结果
数学计算 可以配置点数的fft算法源代码
可以配置点数的fft算法源代码,注释很详细
VHDL/FPGA/Verilog 本文提出一個根值4 蝴蝶元素使用(m, n) - 櫃臺減少硬體複雜, 延遲時間, 和電力消費被介入在使用常規加法器。並且一臺修改過的換向器為FFT 算法被描述與用管道運輸的實施一起為連續輸入資料減少資
本文提出一個根值4 蝴蝶元素使用(m, n) - 櫃臺減少硬體複雜, 延遲時間, 和電力消費被介入在使用常規加法器。並且一臺修改過的換向器為FFT 算法被描述與用管道運輸的實施一起為連續輸入資料減少資料記憶要求。
其他 adi-bf533-dma-求FFT和DMA综合源码
adi-bf533-dma-求FFT和DMA综合源码
VHDL/FPGA/Verilog 在Altera芯片2C35F672平台上的FFT程序
在Altera芯片2C35F672平台上的FFT程序,采用DSPBuilder5.0,生成Verilog文件。开发环境:QuartusII5.0。
VHDL/FPGA/Verilog 这是一个fft的IP核
这是一个fft的IP核,安装要求为quartus6.0以上。解压安装后可在quartus里例化使用,元件主要为cyclone和stratix,最大支持1024点的转换。
VHDL/FPGA/Verilog 快速fft核,下吧!从国外网站当的!用用看!
快速fft核,下吧!从国外网站当的!用用看!
DSP编程 可以在TI5416DSP上运行的fft程序
可以在TI5416DSP上运行的fft程序
matlab例程 基于FFT的比值算法
基于FFT的比值算法,是用比值法实现的MATLAB程序。
其他 shangjiao6.m为主程序;pcode.m为产生伪码的子程序;bu.m为进行补0的子程序(为了使得进行FFT和IFFT的点数满足2的N次方个) c_b.m为数据进行串并转换的子程序。
shangjiao6.m为主程序;pcode.m为产生伪码的子程序;bu.m为进行补0的子程序(为了使得进行FFT和IFFT的点数满足2的N次方个) c_b.m为数据进行串并转换的子程序。