搜索结果
找到约 596 项符合
DDS 8IP 的查询结果
汇编语言 数控信号发生器控制程序
数控信号发生器控制程序,用MCU控制DDS芯片实现对输出信号频率、相位的调节。
DSP编程 高精度可编程波形发生器程序
高精度可编程波形发生器程序,可以用DDS芯片AD9833产生20MHZ的方波,正弦波,锯齿波等
邮电通讯系统 用于的dsp builder的matlab实现算法
用于的dsp builder的matlab实现算法,产生可编程的sin或cos波形,可以通过它作为ddc的dds
单片机开发 I often need a simple function generator. Just to generate a certain frequency. After all the years
I often need a simple function generator. Just to generate a certain frequency. After all the years I ve worked with electronics, I still haven t got me one. Even though I need it now and then, I just couldn t seem to justify the cost of one.
So, standard solution - build one yourself.
I designed a ...
单片机开发 Verlog HDL 写得一款32路方波发生器
Verlog HDL 写得一款32路方波发生器,例子是4路可以自己加,相位可调,频率可调,占空比可调。具体参见readme.doc.此处只提供了源码包含顶层模块sgs32.v 子模块dds.v和pll设置模块altp.v及波形驱动文件
VHDL/FPGA/Verilog FPGA程序的top.v文件
FPGA程序的top.v文件,主要实现DDS信号发生器功能,通过定时器,可简单实现输出幅值无极跳变
单片机开发 本系统以51单片机为控制核心
本系统以51单片机为控制核心,由正弦信号发生模块、功率放大模块、调幅(AM)、调频(FM)模块、数字键控(ASK,PSK)模块以及测试信号发生模块组成。采用数控的方法控制DDS芯片AD9850产生0Hz-30MHz正弦信号,经滤波、放大和功放模块放大至6v并具有一定的驱动能力。测试信号发生模块产生的1kHz正弦信号经过调幅(AM)模块 ...
VHDL/FPGA/Verilog 本程序是用VHDL语言编写的
本程序是用VHDL语言编写的,其中包括并口通讯,DDS电机调速,编码器信号处理等,对研究这方面的工程人员有一定参考作用