搜索结果
找到约 596 项符合
DDS 的查询结果
按分类筛选
- 全部分类
- 单片机开发 (131)
- VHDL/FPGA/Verilog (98)
- 学术论文 (43)
- 教程资料 (34)
- 其他 (31)
- 技术资料 (29)
- 嵌入式/单片机编程 (19)
- 系统设计方案 (17)
- 模拟电子 (15)
- 可编程逻辑 (15)
- 电子书籍 (15)
- VIP专区 (12)
- 单片机编程 (10)
- 其他嵌入式/单片机内容 (10)
- 其他书籍 (9)
- 电子技术 (8)
- 软件设计/软件工程 (7)
- 通讯/手机编程 (7)
- 文章/文档 (7)
- 汇编语言 (6)
- 通讯编程文档 (6)
- matlab例程 (6)
- 文件格式 (5)
- 行业应用文档 (3)
- 通信网络 (3)
- 数学计算 (3)
- DSP编程 (3)
- 软件工程 (3)
- 书籍源码 (3)
- 技术教程 (3)
- DSP (2)
- 教程资料 (2)
- 测试测量 (2)
- 中间件编程 (2)
- VC书籍 (2)
- 无线通信 (2)
- 论文 (2)
- 单片机相关 (1)
- 教程资料 (1)
- 技术书籍 (1)
- 电源技术 (1)
- 嵌入式综合 (1)
- Windows CE (1)
- 微处理器开发 (1)
- 游戏 (1)
- 串口编程 (1)
- 邮电通讯系统 (1)
- Java书籍 (1)
- 编译器/解释器 (1)
- 操作系统开发 (1)
- 交通/航空行业 (1)
- 行业发展研究 (1)
- 数据结构 (1)
- 语音压缩 (1)
- 设计相关 (1)
- 其他文档 (1)
- 资料/手册 (1)
- 源码 (1)
教程资料 基于FPGA和CMX589A的GMSK调制器设计与实现
GMSK信号具有很好的频谱和功率特性,特别适用于功率受限和信道存在非线性、衰落以及多普勒频移的移动突发通信系统。根据GMSK调制的特点,提出 亍一种以FPGA和CMX589A为硬件裁体的GMSK调制器的设计方案,并给出了方案的具体实现,包括系统结构、利用CMX589A实现的高斯滤波器、 FPGA实现的调制指数为O.5的FM调制器以及控制器 ...
通信网络 毫米波低相噪捷变频高分辨率雷达频率源设计
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波 ...
通信网络 一种软件无线电与认知引擎的接口实现方法
为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700~800 MHz的宽带频率合成器,实验结果表明该频率合成器扫描模 ...
可编程逻辑 基于FPGA的DDS波形信号发生器的设计
设计采用Altera公司CycloneII系列EP2C5Q208作为核心器件,采用直接数字频率合成技术实现了一个频率、相位可控的基本信号发生器。该信号发生器可以产生正弦波、方波、三角波和锯齿波四种波形。仿真及硬件验证的结果表明,该信号发生器精度高,抗干扰性好,此设计方案具有一定的实用性。
...
可编程逻辑 FPGA数字存储扫频仪(源代码+电路图+PCB图)
频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅 ...
可编程逻辑 DDS信号源的设计和制作
。。。
可编程逻辑 FPGA+DDS实现数控信号源的设计
该信号源可输出正弦波、方波和三角波,输出信号的频率以数控方式调节,幅度连续可调。与传统信号源相比,该信号源具有波形质量好、精度高、设计方案简洁、易于实现、便于扩展与维护的特点。
可编程逻辑 基于FPGA的LVDS高速数据通信卡设计
基于FPGA、PCI9054、SDRAM和DDS设计了用于某遥测信号模拟源的专用板卡。PCI9054实现与上位机的数据交互,FPGA实现PCI本地接口转换、数据接收发送控制及DDS芯片的配置。通过WDM驱动程序设计及MFC交互界面设计,最终实现了10~200 Mbit·s-1的LVDS数据接收及10~50 Mbit·s-1任意速率的LVDS数据发送。
...
可编程逻辑 扩频通信芯片STEL-2000A的FPGA实现
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言 ...