搜索结果
找到约 10,000 项符合
CPLD FPGA 的查询结果
按分类筛选
- 全部分类
- 技术资料 (7924)
- VHDL/FPGA/Verilog (1570)
- 教程资料 (1210)
- 学术论文 (1040)
- 可编程逻辑 (441)
- 嵌入式/单片机编程 (319)
- 教程资料 (199)
- 其他书籍 (175)
- 其他 (162)
- 系统设计方案 (153)
- 单片机开发 (136)
- VIP专区 (126)
- 单片机编程 (80)
- 软件设计/软件工程 (73)
- DSP编程 (71)
- 其他嵌入式/单片机内容 (61)
- 技术书籍 (57)
- 电子书籍 (52)
- 通讯编程文档 (51)
- 微处理器开发 (51)
- 文章/文档 (50)
- VHDL/Verilog/EDA源码 (36)
- 精品软件 (33)
- 嵌入式综合 (32)
- 源码 (31)
- 通讯/手机编程 (29)
- 论文 (28)
- 书籍源码 (25)
- 文件格式 (25)
- 串口编程 (22)
- FPGA (21)
- 书籍 (20)
- 技术教程 (19)
- 模拟电子 (19)
- 通信网络 (18)
- 无线通信 (17)
- 汇编语言 (17)
- matlab例程 (17)
- 教程 (16)
- ALTERA FPGA开发软件 (16)
- 电子书籍 (15)
- USB编程 (15)
- 接口技术 (14)
- 软件工程 (14)
- 技术管理 (14)
- 嵌入式Linux (14)
- 中间件编程 (13)
- 其他文档 (12)
- 测试测量 (12)
- 电子技术 (12)
- FPGA (12)
- 电源技术 (11)
- 设计相关 (11)
- 加密解密 (11)
- 操作系统开发 (11)
- 压缩解压 (11)
- 编译器/解释器 (10)
- PCB图/BOM单/原理图 (9)
- EDA相关 (9)
- PCB相关 (7)
- 行业应用文档 (7)
- 资料/手册 (7)
- Linux/Unix编程 (7)
- 数学计算 (7)
- 软件 (6)
- XILINX FPGA开发软件 (6)
- 驱动编程 (6)
- 并行计算 (6)
- 经验分享 (5)
- 开发工具 (5)
- VC书籍 (5)
- 手册 (4)
- 经验 (4)
- MAX+plusⅡ (4)
- 数值算法/人工智能 (4)
- 仿真技术 (4)
- 视频教程 (4)
- 工控技术 (4)
- VxWorks (4)
- 邮电通讯系统 (4)
- 电路图 (3)
- 教材/考试/认证 (3)
- SCSI/ASPI (3)
- uCOS (3)
- 数据结构 (3)
- 其他行业 (3)
- 行业发展研究 (3)
- 其他 (2)
- Linux/uClinux/Unix编程 (2)
- 驱动程序 (2)
- 存储器技术 (2)
- 单片机相关 (2)
- 编辑器/阅读器 (2)
- *行业应用 (2)
- GPS编程 (2)
- 3G开发 (2)
- 笔记 (1)
- 单片机 (1)
- uCOS编程 (1)
- 图形图像 (1)
技术资料 基于FPGA的信号源设计与实现
基于FPGA的信号源设计与实现,采用VHDL进行设计
技术资料 基于FPGA的动态可重构体系结构
基于 FPGA的动态 可重构体系 结构
技术资料 PCI总线协议的FPGA实现及驱动设计
采用>6?) 技术# 在);2OH) 公司的>;O
技术资料 用FPGA实现DVB标准中的卷积交织
用FPGA 实现 DVB标准中的卷积交织
技术资料 基于ARM和FPGA的远程监控系统设计
基于嵌入式技术的远程监控系统可以达到动态、无死角的监控目的,可以对一些特殊环境进行远程监视和控制,且不受湿度、温度等条件的影响,广泛应用于军事、交通、智能家居、医疗监护等多个领域。可以解决传统监控系统将图像采集设备固定在一个地方而使监控范围有限,适用场合少等弊端。 本文设计了一款基于ARM和FPGA的远程监 ...
技术资料 基于FPGA 的GPS高精度短时标设计
鉴于短时标在航天、电子及电力系统中的需求,本文阐述了以FPGA 为主处理器对GPS 接收机进行数据采集处理,提供高精度短时标及短时标对应的时间码相关信息。为了确保时标的精度,减少时间信息解码过程中的采
技术资料 应用FPGA动态配置技术实现uClinux动态外设
本文提出了在uClinux 嵌入式操作系统中应用MCU 实现对FPGA 的一种配置方案。该方案实现了FPGA 配置数据的加密、压缩,减少了配置文件对嵌入式存储资源的占用,并且实现了FPGA 资源的在系
技术资料 基于FPGA的GPS同步时钟装置的设计
在介绍了GPS 同步时钟基本原理和FPGA 特点的基础上,提出了一种基于FPGA 的GPS同步时钟装置的设计方案,实现了高精度同步时间信号和同步脉冲的输出,以及GPS 失步后秒脉冲的平滑切换,
技术资料 FPGA最小系统开发板设计
列举了几个FPGA开发板硬件,都以通过开发板验证
技术资料 基于FPGA 小波的数字信号成形
本文首先回顾了基于小波分析理论的基带波形成形理论,提出了基于FPGA 的实现结构。采用Altera 的Cyclone (EP1C12Q240C6)进行实现。利用Quartus5.0 和进行结构