搜索结果

找到约 373 项符合 Block-oriented 的查询结果

单片机编程 MPC106 PCI Bridge/Memory Contr

In this document, the term Ô60xÕ is used to denote a 32-bit microprocessor from the PowerPC architecture family that conforms to the bus interface of the PowerPC 601ª, PowerPC 603ª, or PowerPC 604 microprocessors. Note that this does not include the PowerPC 602ª microproc ...
https://www.eeworm.com/dl/502/31368.html
下载: 58
查看: 1066

教程资料 PLB Block RAM(BRAM)接口控制器

基于RAM块的应用
https://www.eeworm.com/dl/fpga/doc/32447.html
下载: 51
查看: 1111

教程资料 XAPP228 -Virtex器件内的四端口存储器

This application note describes how the existing dual-port block memories in the Spartan™-IIand Virtex™ families can be used as Quad-Port memories. This essentially involves a dataaccess time (halved) versus functionality (doubled) trade-off. The overall bandwidth of the blockmemory in ...
https://www.eeworm.com/dl/fpga/doc/32585.html
下载: 180
查看: 1064

教程资料 PLB Block RAM(BRAM)接口控制器

The PLB BRAM Interface Controller is a module thatattaches to the PLB (Processor Local Bus).
https://www.eeworm.com/dl/fpga/doc/32604.html
下载: 180
查看: 1105

教程资料 DS306-PPC405 Virtex-4 Wrapper

The PPC405 Virtex-4 is a wrapper around the Virtex-4PowerPC™ 405 Processor Block primitive. For detailsregarding the PowerPC 405, see the PowerPC 405 ProcessorBlock Reference Guide.
https://www.eeworm.com/dl/fpga/doc/32606.html
下载: 188
查看: 1148

教程资料 XAPP740利用AXI互联设计高性能视频系统

This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX  and area optimizat ...
https://www.eeworm.com/dl/fpga/doc/32619.html
下载: 144
查看: 1069

教程资料 状态机学习心得

  FSM 分两大类:米里型和摩尔型。   组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。   设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判 ...
https://www.eeworm.com/dl/fpga/doc/32643.html
下载: 74
查看: 1042

教程资料 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/fpga/doc/32677.html
下载: 44
查看: 1164

通信网络 STBC系统在非同分布Nakagami信道下性能评估

摘  要: 针对非同分布的Nakagami信道,基于矩生成函数MGF(Moment Generation Function)的分析方法,提出正交空时分组码系统STBC(Space-Time Block Coding)的一种快速性能评估算法,不需要涉及超几何函数积分运算,可在中高信噪比时,快速准确地估计STBC系统的符号错误概率性能。在平坦瑞利衰落信道下的计算机仿真表明 ...
https://www.eeworm.com/dl/564/33803.html
下载: 105
查看: 1078

通信网络 EDGE信道分配原则

  Contents   1 Introduction 1   2 Glosary 1   2.1 Concepts 1   2.2 Abbreviations and acronyms 4   3 Capabilities 6   4 Technical Description 6   4.1 General 6   4.2 Service oriented Allocation of Resources on the Abis   interface (SARA) 8   4.3 Configuration of dedicated PDCHs ...
https://www.eeworm.com/dl/564/33849.html
下载: 96
查看: 1078